-
公开(公告)号:CN117195821B
公开(公告)日:2024-02-23
申请号:CN202311474975.3
申请日:2023-11-08
申请人: 深圳鸿芯微纳技术有限公司
IPC分类号: G06F30/396 , G06F30/392 , G06F30/398 , G06F18/23 , G06N3/042 , G06N3/045 , G06N3/0464 , G06N3/047 , G06N3/048 , G06N3/09 , G06N3/092
摘要: 而可以提高时钟树综合的效率。本发明提供一种时钟树综合方法、电子设备及存储介质,涉及电路设计技术领域。该时钟树综合方法包括:获取待处理时钟树的数据,待处理时钟树的数据用于表征待处理时钟树的结构;采用目标网络模型,对待处理时钟树的数据进行处理,得到针对待处理时钟树的第一调整动作;根据第一调整动作对待处理时钟树的结构进行调整,得到第一时钟树;若第一时钟树满足预设终止条件,则将第一时钟树作为最终的时钟树。无需人工拆解电路中复杂的时钟结构,采用训练好的目标网络模型对待处理时钟树的数据进行
-
公开(公告)号:CN117195821A
公开(公告)日:2023-12-08
申请号:CN202311474975.3
申请日:2023-11-08
申请人: 深圳鸿芯微纳技术有限公司
IPC分类号: G06F30/396 , G06F30/392 , G06F30/398 , G06F18/23 , G06N3/042 , G06N3/045 , G06N3/0464 , G06N3/047 , G06N3/048 , G06N3/09 , G06N3/092
摘要: 本发明提供一种时钟树综合方法、电子设备及存储介质,涉及电路设计技术领域。该时钟树综合方法包括:获取待处理时钟树的数据,待处理时钟树的数据用于表征待处理时钟树的结构;采用目标网络模型,对待处理时钟树的数据进行处理,得到针对待处理时钟树的第一调整动作;根据第一调整动作对待处理时钟树的结构进行调整,得到第一时钟树;若第一时钟树满足预设终止条件,则将第一时钟树作为最终的时钟树。无需人工拆解电路中复杂的时钟结构,采用训练好的目标网络模型对待处理时钟树的数据进行处理,高效的输出第一调整动作,根据第一调整动作便可以实现对待处理时钟树的高效调整,从而可以提高时钟树综合的效率。
-