-
公开(公告)号:CN110568685B
公开(公告)日:2022-07-01
申请号:CN201810573350.5
申请日:2018-06-06
申请人: 瀚宇彩晶股份有限公司
IPC分类号: G02F1/1362 , H01L27/32
摘要: 本发明公开了一种显示面板,其具有异形主动区及周边区,且其包含多个像素单元、多个栅极线和导电层。这些像素单元与这些栅极线位于异形主动区中。每个栅极线耦接至这些像素单元中的一个或多个,且这些栅极线中的第一栅极线耦接的像素单元的个数小于这些栅极线中的第二栅极线耦接的像素单元的个数。导电层设置在基板上且覆盖第一栅极线的至少一部分,且导电层与第一栅极线的此至少一部分彼此绝缘。本发明的显示面板具有异形主动区且包含栅极线的电阻或电容补偿功能,其可避免显示画面灰阶不正确等问题产生。
-
公开(公告)号:CN110568679B
公开(公告)日:2022-05-10
申请号:CN201810573351.X
申请日:2018-06-06
申请人: 瀚宇彩晶股份有限公司
IPC分类号: G02F1/1345 , G02F1/1362
摘要: 本发明公开了一种显示面板,其具有主动区及周边区,其中主动区的形状为异形。显示面板包含基板、多个像素单元、多个栅极线和至少一个冗置薄膜晶体管。这些像素单元设置在基板上且位于主动区中。这些栅极线设置在基板上,每个栅极线耦接至这些像素单元中的一个或多个,这些栅极线中的第一栅极线耦接的像素单元的个数小于这些栅极线中的第二栅极线耦接的像素单元的个数。冗置薄膜晶体管位于周边区中且耦接至第一栅极线。本发明的显示面板具有异形主动区且包含栅极线的电阻或电容补偿功能,其可避免显示画面灰阶不正确等问题产生。
-
公开(公告)号:CN110824793B
公开(公告)日:2022-04-22
申请号:CN201810901196.X
申请日:2018-08-09
申请人: 南京瀚宇彩欣科技有限责任公司 , 瀚宇彩晶股份有限公司
IPC分类号: G02F1/1362 , H01L27/12
摘要: 本发明提供一种显示面板,包括像素阵列、栅极线、第一连接线、第二连接线以及共同电极。第一连接线与第二连接线配置于显示面板的边缘区中。第一连接线的第一端耦接至在主动区的异形区域中的对应栅极线。第二连接线的第一端耦接至在显示面板的主动区的非异形区域中的对应栅极线。第一连接线与第二连接线的每一个的第二端耦接至栅极驱动器的对应接脚。第一连接线的宽度大于第二连接线的宽度,以补偿这些栅极线的寄生电容差异。
-
公开(公告)号:CN111352259A
公开(公告)日:2020-06-30
申请号:CN201811567075.2
申请日:2018-12-20
申请人: 瀚宇彩晶股份有限公司
IPC分类号: G02F1/1333 , G02F1/1335
摘要: 本发明公开了一种显示面板,其具有一非矩形显示区并包括多个像素行。像素行的至少一部分中的各个像素行包括多个内部像素以及多个第一端部像素。内部像素设置在显示区内,第一端部像素设置在像素行的第一端与内部像素间,且各个第一端部像素的显示区域的面积小于内部像素的显示区域的面积。在同一像素行中,第一端部像素的显示区域的面积沿着从像素行的第一端朝向内部像素的方向由小增大。
-
公开(公告)号:CN110390991A
公开(公告)日:2019-10-29
申请号:CN201810355385.1
申请日:2018-04-19
申请人: 瀚宇彩晶股份有限公司
IPC分类号: G11C19/28
摘要: 本发明公开了一种位移暂存器及其驱动方法。该位移暂存器包括一位移电路及一放电电路组件。该放电电路组件包括一第一放电电路及一第二放电电路。该位移电路电性连接于该放电电路组件的该第一放电电路及该第二放电电路,该驱动方法包括以下步骤。以一第一电压信号,周期性地驱动该第一放电电路。该第一电压信号输入至该第一放电电路的一第一电压输入路径。以一第二电压信号,周期性地驱动该第二放电电路。该第二电压信号输入至该第一放电电路的一第二电压输入路径。该第二电压输入路径的长度大于该第一电压输入路径的长度。该第二电压信号的高电压期间的时间长度小于该第一电压信号的高电压期间的时间长度。
-
公开(公告)号:CN109427817A
公开(公告)日:2019-03-05
申请号:CN201710766459.6
申请日:2017-08-30
申请人: 瀚宇彩晶股份有限公司
IPC分类号: H01L27/12
摘要: 本发明公开了一种薄膜晶体管基板,其具有显示区与周边区,薄膜晶体管基板包括第一基板、扫描线、数据线、第一薄膜晶体管、钝化层以及栅极驱动电路。第一基板具有静电防护区以及驱动电路区,静电防护区与驱动电路区位于周边区内,驱动电路区设置在静电防护区与显示区之间。扫描线、数据线与第一薄膜晶体管设置在第一基板上,且位于显示区内。第一薄膜晶体管电连接对应的扫描线与对应的数据线。第一薄膜晶体管的栅极绝缘层是由绝缘层形成,且钝化层设置在第一薄膜晶体管上。栅极驱动电路设置在第一基板的驱动电路区内,且栅极驱动电路与扫描线电连接。其中钝化层与绝缘层中的至少一者未设置在静电防护区中。
-
公开(公告)号:CN106340273B
公开(公告)日:2019-02-15
申请号:CN201510419082.8
申请日:2015-07-16
申请人: 南京瀚宇彩欣科技有限责任公司 , 瀚宇彩晶股份有限公司
摘要: 本发明公开了一种移位寄存器和显示装置。移位寄存器包含预充电单元、上拉单元、第一下拉单元和第二下拉单元。预充电单元接收第一输入信号和第二输入信号,且由第一节点输出预充电信号。上拉单元接收预充电信号和时钟信号,且由第二节点输出扫描信号。第一下拉单元接收预充电信号、第一下拉控制信号和第二下拉控制信号,且控制是否将扫描信号下拉至参考电位。第二下拉单元接收预充电信号、第一下拉控制信号和第二下拉控制信号,且控制是否将扫描信号维持在参考电位。上述第一下拉控制信号和上述第二下拉控制信号的周期为12帧至180帧。具有此移位寄存器的显示装置可抑制薄膜晶体管临界电压值的偏移,进而提升其可靠性。
-
公开(公告)号:CN105989811B
公开(公告)日:2019-01-01
申请号:CN201510079752.6
申请日:2015-02-13
申请人: 南京瀚宇彩欣科技有限责任公司 , 瀚宇彩晶股份有限公司
摘要: 本发明公开一种移位暂存器电路。移位暂存器电路包括第一栅极驱动模块、第二栅极驱动模块、第一放电模块及第二放电模块。第一栅极驱动模块具有第一接点与第一输出端。第二栅极驱动模块具有第二接点与第二输出端。第一放电模块分别耦接第一接点、第二接点与第一输出端。第二放电模块分别耦接第二接点、第一接点与第二输出端。第一放电模块与第二放电模块分别包括十个晶体管。
-
公开(公告)号:CN107644604A
公开(公告)日:2018-01-30
申请号:CN201610580827.3
申请日:2016-07-22
申请人: 瀚宇彩晶股份有限公司
IPC分类号: G09G3/20
摘要: 本发明公开了一种显示装置,其具有显示区域及周边区域。在显示区域中有多个交错设置的第一栅极线和第二栅极线。在周边区域中有多个第一移位寄存电路和多个第二移位寄存电路。每个第一移位寄存电路用以根据至少一个时钟信号产生且提供第一扫描信号至对应的第一栅极线,每个第二移位寄存电路用以根据至少一个时钟信号产生且提供第二扫描信号至对应的第二栅极线。对于同级的第一移位寄存电路和第二移位寄存电路而言,第一扫描信号的高电位持续时间与第二扫描信号的高电位持续时间相同,且第一扫描信号与第二扫描信号相差1/4个时钟周期。本发明显示装置至少具有高解析度、窄边框、高显示品质和低制造成本等优点。
-
公开(公告)号:CN104035250B
公开(公告)日:2017-05-24
申请号:CN201310072309.7
申请日:2013-03-07
申请人: 瀚宇彩晶股份有限公司
IPC分类号: G02F1/1362 , G02F1/1368 , H01L27/12
CPC分类号: H01L27/1214 , G02F1/136213 , G02F2001/136222 , H01L27/1248
摘要: 本发明公开了一种能节省材料成本的主动元件阵列基板,其包含基材、扫描线、数据线、薄膜晶体管、彩色滤光层、透明导电层、绝缘层及像素电极。彩色滤光层覆盖扫描线、数据线及薄膜晶体管,其中彩色滤光层直接接触数据线及薄膜晶体管。透明导电层位于彩色滤光层上,并藉由彩色滤光层与扫描线、数据线及薄膜晶体管电性隔离。绝缘层覆盖透明导电层。像素电极位于绝缘层上,且像素电极连接薄膜晶体管。
-
-
-
-
-
-
-
-
-