时间-数字转换器以及转换方法

    公开(公告)号:CN112994690B

    公开(公告)日:2023-11-17

    申请号:CN202011405155.5

    申请日:2020-12-04

    发明人: 吴靖大 李羲显

    摘要: 本发明涉及一种时间‑数字转换器以及转换方法,根据本发明的一实施例的时间‑数字转换器,包括:锁相环部,利用锁相环对输入参考时钟进行倍增;计数部,对所述倍增后的参考时钟进行计数,并记录输入信号的边沿位置;延迟锁相环部,利用延迟锁相环将所述倍增的参考时钟分解为多相时钟,并在所述所分解的多相时钟中感测所述所记录输入信号的边沿位置部分来记录精细边沿位置;以及控制部,利用所述所记录的边沿位置及所述所记录的精细边沿位置来计算所述输入信号的开始信号和停止信号之间的飞行时间的时间差。

    在距离感测系统中的接收端输入失调消除装置以及方法

    公开(公告)号:CN113126065B

    公开(公告)日:2024-05-03

    申请号:CN202011372901.5

    申请日:2020-11-30

    发明人: 金玧志 李羲显

    IPC分类号: G01S7/486 G01S7/497 G01S17/08

    摘要: 本发明涉及在距离感测系统中的接收端输入失调消除装置以及方法,在距离感测系统中的接收端输入失调消除装置,其为在距离感测系统中具备差动放大部以及差动比较部的接收端的输入失调消除装置,其包括:输出监控部,选择性地监控差动比较部以及差动放大部的差动输出;电流型数字‑模拟转换部,各自与差动比较部的输入端以及差动放大部的输入端连接;以及控制部,根据与监控的差动比较部的差动输出之差有关的比较结果,控制电流型数字‑模拟转换部,减少差动比较部的差动输出之差,根据与监控的差动放大部的差动输出之差有关的比较结果,控制电流型数字‑模拟转换部,来减少差动放大部的差动输出之差。

    在距离感测系统中的接收端输入失调消除装置以及方法

    公开(公告)号:CN113126065A

    公开(公告)日:2021-07-16

    申请号:CN202011372901.5

    申请日:2020-11-30

    发明人: 金玧志 李羲显

    IPC分类号: G01S7/486 G01S7/497 G01S17/08

    摘要: 本发明涉及在距离感测系统中的接收端输入失调消除装置以及方法,在距离感测系统中的接收端输入失调消除装置,其为在距离感测系统中具备差动放大部以及差动比较部的接收端的输入失调消除装置,其包括:输出监控部,选择性地监控差动比较部以及差动放大部的差动输出;电流型数字‑模拟转换部,各自与差动比较部的输入端以及差动放大部的输入端连接;以及控制部,根据与监控的差动比较部的差动输出之差有关的比较结果,控制电流型数字‑模拟转换部,减少差动比较部的差动输出之差,根据与监控的差动放大部的差动输出之差有关的比较结果,控制电流型数字‑模拟转换部,来减少差动放大部的差动输出之差。

    时间-数字转换器以及转换方法
    4.
    发明公开

    公开(公告)号:CN112994690A

    公开(公告)日:2021-06-18

    申请号:CN202011405155.5

    申请日:2020-12-04

    发明人: 吴靖大 李羲显

    摘要: 本发明涉及一种时间‑数字转换器及转换方法,根据本发明的一实施例的时间‑数字转换器,包括:锁相环部,利用锁相环对输入参考时钟进行倍增;计数部,对所述倍增后的参考时钟进行计数,并记录输入信号的边沿位置;延迟锁相环部,利用延迟锁相环将所述倍增的参考时钟分解为多相时钟,并在所述所分解的多相时钟中感测所述所记录输入信号的边沿位置部分来记录精细边沿位置;以及控制部,利用所述所记录的边沿位置及所述所记录的精细边沿位置来计算所述输入信号的开始信号和停止信号之间的飞行时间的时间差。