一种双环路电荷泵锁相环及其控制方法

    公开(公告)号:CN118199628A

    公开(公告)日:2024-06-14

    申请号:CN202311361614.8

    申请日:2023-10-19

    摘要: 本发明提供一种双环路电荷泵锁相环及其控制方法,该锁相环包括:鉴频鉴相器、电荷泵、环路滤波器、检测模块、环路控制开关、电压控制模块、积分器、复位模块、压控振荡器及分频器,鉴频鉴相器比较输入信号和分频信号相位及频率以控制电荷泵的工作状态,根据电荷泵的充电电流或放电电流控制环路滤波器的滤波电压,通过检测模块对滤波电压进行检测,得到控制信号,根据控制信号控制环路控制开关、电压控制模块及积分器的工作状态,当充电电流或者放电电流异常时,双环路电荷泵锁相环发生振荡,通过控制信号关断环路控制开关,切断双环路电荷泵锁相环,并减小积分器的积分电容值,保证双环路电荷泵锁相环的稳定性并缩短其锁定时间。

    非接触式通信设备模式切换管理

    公开(公告)号:CN113988095B

    公开(公告)日:2024-05-31

    申请号:CN202110851109.6

    申请日:2021-07-27

    IPC分类号: G06K7/10 H03L7/23 H04B5/77

    摘要: 本公开涉及非接触式通信设备模式切换管理。一种实施例设备包括具有公共的相同受控振荡器的锁相环和锁频环。在非接触式通信设备与非接触式读取器之间的通信开始时,该设备首先置于在卡模拟模式,首先置于包括通过至少操作锁相环,在非接触式设备内使ALM载波频率与读取器载波频率同步,并且一旦非接触式通信设备接收到由读取器发送的指示与读取器在对等模式下进行进一步通信的指示时,设备其次置于对等模式,其次置于包括去激活锁相环并利用参考时钟信号和依赖于读取器载波频率和参考时钟信号的频率的设定点来操作锁频环。

    时间-数字转换器以及转换方法

    公开(公告)号:CN112994690B

    公开(公告)日:2023-11-17

    申请号:CN202011405155.5

    申请日:2020-12-04

    发明人: 吴靖大 李羲显

    摘要: 本发明涉及一种时间‑数字转换器以及转换方法,根据本发明的一实施例的时间‑数字转换器,包括:锁相环部,利用锁相环对输入参考时钟进行倍增;计数部,对所述倍增后的参考时钟进行计数,并记录输入信号的边沿位置;延迟锁相环部,利用延迟锁相环将所述倍增的参考时钟分解为多相时钟,并在所述所分解的多相时钟中感测所述所记录输入信号的边沿位置部分来记录精细边沿位置;以及控制部,利用所述所记录的边沿位置及所述所记录的精细边沿位置来计算所述输入信号的开始信号和停止信号之间的飞行时间的时间差。

    一种频率综合器
    6.
    发明授权

    公开(公告)号:CN115842549B

    公开(公告)日:2023-05-09

    申请号:CN202310114327.0

    申请日:2023-02-15

    IPC分类号: H03L7/23 H03L7/093 H03D7/00

    摘要: 本申请提供一种频率综合器,涉及射频技术领域。频率综合器包括频标产生单元、参考产生单元、本振产生单元、混频锁相单元及扩频单元,频标产生单元的第一输出端连接参考产生单元的输入端,频标产生单元的第二输出端连接本振产生单元的输入端,以向参考产生单元、本振产生单元输入输入信号,参考产生单元的输出端连接混频锁相单元的第一输入端,本振产生单元的输出端连接混频锁相单元的第二输入端,通过混频锁相单元输出扩展后的信号,混频锁相单元的输出端连接扩频单元的输入端,通过扩频单元输出扩大带宽的目标信号,使得该频率综合器可以产生超宽带频率覆盖的目标信号,且为小步进、低杂散、低相噪的稳定的信号,满足复杂场景的需求。

    一种自偏置双环延迟电路

    公开(公告)号:CN115603745B

    公开(公告)日:2023-03-07

    申请号:CN202211503341.1

    申请日:2022-11-29

    发明人: 吴洋 黄球军

    IPC分类号: H03L7/22 H03L7/23 H03L7/087

    摘要: 本申请实施例提供一种自偏置双环延迟电路,包括第一环路、第二环路和压控振荡器:第一环路包括:第一鉴频鉴相器,获取第一参考电压,并判断第一参考电压的相位频率是否满足要求;第一电荷泵,被配置为在第一参考电压相位频率满足要求时,输入第一参考电压,经处理输出第一处理电压;第一偏置模组,被配置为获取第一处理电压,并输出第一输出电压;第二环路包括:第二鉴频鉴相器,获取第二参考电压,并判断第二参考电压的相位频率是否满足要求;本申请实施例提供的自偏置双环延迟电路采用自偏置结合双环延迟电路,能够有效降低通信系统的抖动,提供通信系统的稳定性;且能够降低等效电阻,缓冲输入信号抖动,提高抑制电源和沉底噪声的能力。

    一种基于双PLL的系统超频引起的电压毛刺保护系统

    公开(公告)号:CN109787625B

    公开(公告)日:2022-04-05

    申请号:CN201910163473.6

    申请日:2019-03-05

    发明人: 鲁汉洋 贺鹏

    IPC分类号: H03L7/23

    摘要: 本发明公开了一种基于双PLL的系统超频引起的电压毛刺保护系统,本发明允许系统在一定范围内超频,当系统超频而工作负载过重的时候,一旦检测到电压过低,则立刻调整输出频率,保证工作电压在允许范围之内;释放微控制器及相关固件的参与,避免因为芯片内微处理器响应时间较长而错过调整PLL倍频和分频系数的最佳时机;双PLL的备份保护方式,可以保证在系统频率降低以后可以将整个系统频率重新调整到跟预期负载以及电压相匹配的最佳频率。

    一种时间间隔测量系统及方法
    10.
    发明公开

    公开(公告)号:CN113328745A

    公开(公告)日:2021-08-31

    申请号:CN202110606075.4

    申请日:2021-05-24

    IPC分类号: H03L7/26 H03L7/23 H03L7/081

    摘要: 本发明提供了一种时间间隔测量系统及方法,该系统包括原子钟和FPGA芯片,原子钟的输出端与FPGA芯片的输入端连接,FPGA芯片包括锁相环模块、计数器模块和加法器模块,锁相环模块的输出端与计数器模块的输入端连接,计数器模块的输出端与加法器模块的输入端连接,计数器模块包括多个n路脉冲计数器,多个n路脉冲计数器用于交替对待测信号进行脉冲计数。通过原子钟输出基准频率信号,FPGA芯片对基准频率信号进行倍频得到原始时钟信号,然后对原始时钟信号多次移相,实现对原始时钟信号的等效倍频,从而提高测量精度。另外,通过多个n路脉冲计数器交替对待测信号进行脉冲计数,实现连续无间断的测量待测信号。