一种基于多时间源融合的综合选源方法

    公开(公告)号:CN115499082A

    公开(公告)日:2022-12-20

    申请号:CN202211390458.3

    申请日:2022-11-08

    Abstract: 本发明公开了一种基于多时间源融合的综合选源方法,包括以下步骤:S1、对时间源有效性进行检测和评估;S2、对时间源进行参数转化和数据集构造;S3、对时间源数据集进行循环比对,得到候选最优时间源;S4、对候选最优时间源进行稳定性检测和评估,产生系统基准时间源;S5、通过系统基准时间源对当前时间源切换控制;S6、重复执行S1至S5,选择出系统当前最优时间源。本发明结合时间源有效性检测和评估、时间源数据集循环比对、候选最优时间源稳定性检测和评估、时间源切换控制等机制,实现基于多时间源融合的高效综合选源功能。

    一种时间频率同步网建模与仿真的方法及系统

    公开(公告)号:CN118301005A

    公开(公告)日:2024-07-05

    申请号:CN202410399155.0

    申请日:2024-04-03

    Abstract: 本发明公开了一种时间频率同步网建模与仿真的方法及系统,属于时间频率同步技术领域。所示方法包括:构建网络拓扑结构,所述网络拓扑结构包括若干个节点时钟设备模型、同步链路模型和传输节点设备模型;基于模型属性参数,确定所述网络拓扑结构的网络配置是否符合规范,其中,模型属性参数包括节点时钟设备模型、同步链路模型和传输节点设备模型的属性参数;基于模型属性参数,确定所述网络拓扑结构的同步性能是否符合规范;基于网络拓扑结构、以及网络拓扑结构的网络配置和同步性能的判断结果,生成质量评估报告。本发明有助于提升时间频率同步网的运维效率和网络运行质量。

    一种基于FPGA的高效PCIE DMA数据传输方法

    公开(公告)号:CN115729870A

    公开(公告)日:2023-03-03

    申请号:CN202211464861.6

    申请日:2022-11-22

    Abstract: 本发明公开了一种基于FPGA的高效PCIE DMA数据传输方法,其包括主机向内核发出申请创建DMA读文件句柄的指令,主机通过DMA读文件句柄访问FPGA相对应的内核;内核接收指令并创建DMA读文件句柄,同时申请创建环形缓存空间以及DMA描述符链表;FPGA DMA读链表控制器接收并处理内核创建的环形缓存对应的描述符链表信息;根据描述符链表信息读取用户数据并将其上传到环形缓存空间;主机软件根据创建的读文件句柄,向内核发起一次读数据操作;内核收到主机软件读命令,获取主机软件的读取长度信息,然后判断环形缓存状态;若环形缓存数据满足主机读需求,则主机复制数据,完成用户数据到主机的数据传输。本发明能够大大提高传输带宽,实现高效率数据传输。

    一种基于多时间源融合的综合选源方法

    公开(公告)号:CN115499082B

    公开(公告)日:2023-03-10

    申请号:CN202211390458.3

    申请日:2022-11-08

    Abstract: 本发明公开了一种基于多时间源融合的综合选源方法,包括以下步骤:S1、对时间源有效性进行检测和评估;S2、对时间源进行参数转化和数据集构造;S3、对时间源数据集进行循环比对,得到候选最优时间源;S4、对候选最优时间源进行稳定性检测和评估,产生系统基准时间源;S5、通过系统基准时间源对当前时间源切换控制;S6、重复执行S1至S5,选择出系统当前最优时间源。本发明结合时间源有效性检测和评估、时间源数据集循环比对、候选最优时间源稳定性检测和评估、时间源切换控制等机制,实现基于多时间源融合的高效综合选源功能。

Patent Agency Ranking