一种全数字双混频鉴相滤波系统及亚稳态中值滤波方法

    公开(公告)号:CN119853615A

    公开(公告)日:2025-04-18

    申请号:CN202411919020.9

    申请日:2024-12-25

    Abstract: 本发明提供了一种全数字双混频鉴相滤波系统及亚稳态中值滤波方法,涉及信号处理技术领域;本发明提供的系统完全由FPGA实现,采用多级混频链路对被测时钟信号进行混频处理,降低亚稳态对DDMTD混频结果的影响;此外,通过多路滤波模组设置的DDMTD毛刺滤波模块同时对相同时钟信号的多路DDMTD混频结果进行亚稳态滤波,准确恢复出各路DDMTD混频结果边沿;另外,通过时钟相位差测量模块完成对各路滤波恢复后的DDMTD混频结果边沿进行DDMTD时钟相位差测量;最后,通过均值滤波模块完成对多路DDMTD时钟相位差测量结果的均值处理,进一步提高数字双混频鉴相滤波系统的测量精度。

    一种基于双北斗接收机的授时系统及授时精度分析方法

    公开(公告)号:CN119535945B

    公开(公告)日:2025-04-01

    申请号:CN202510099295.0

    申请日:2025-01-22

    Abstract: 本发明提供一种基于双北斗接收机的授时系统及授时精度分析方法,涉及授时技术领域,通过一对北斗接收机接收卫星信号,并输出原始观测量报文和时间报文,SOC处理器接收和处理原始观测量报文和时间报文,并对报文中的载噪比、仰角、相位残余误差值、卫星PDOP信息值、可用卫星数等数据值进行分析计算;随后,利用本地铷原子钟作为参考,计算接收机与铷原子钟、接收机与接收机之间的相位偏差值;最后,通过三角交叉相位偏差比对分析方法,有效消除接收机异常相位跳变、通道延迟、内部噪声以及多径效应对授时精度的影响,并且得到相位和频偏修正值,使得授时系统能够自动校准系统核心时间,并对相位和频偏进行修正,输出高精度授时信号和频率信号。

    用于时频同步网多参考源输入完好性的分析方法及系统

    公开(公告)号:CN119363283A

    公开(公告)日:2025-01-24

    申请号:CN202411932319.8

    申请日:2024-12-26

    Abstract: 本发明提供一种用于时频同步网多参考源输入完好性的分析方法及系统,涉及时频同步技术领域,用于在时频同步网中评估并选择至少两个时钟参考源中的最优时钟参考源,包括获取至少两个待比较时钟参考源的数据集合,每个数据集合中均包含所属时钟参考源的多种属性值;按照预定义的比较顺序依次比较时钟参考源的属性值,同时利用本地铷原子钟长期稳定性好的特点,对多路时钟参考源的相位中心偏移度进行长期测量;通过对比时钟参考源的属性值和相位中心偏移度,计算出加权时钟质量评估值,并选择出最优时钟参考源用于驯服本地铷原子钟;基于驯服后的本地铷原子钟,生成并输出高精度的时间信号和频率信号。

    一种时间频率同步网建模与仿真的方法及系统

    公开(公告)号:CN118301005A

    公开(公告)日:2024-07-05

    申请号:CN202410399155.0

    申请日:2024-04-03

    Abstract: 本发明公开了一种时间频率同步网建模与仿真的方法及系统,属于时间频率同步技术领域。所示方法包括:构建网络拓扑结构,所述网络拓扑结构包括若干个节点时钟设备模型、同步链路模型和传输节点设备模型;基于模型属性参数,确定所述网络拓扑结构的网络配置是否符合规范,其中,模型属性参数包括节点时钟设备模型、同步链路模型和传输节点设备模型的属性参数;基于模型属性参数,确定所述网络拓扑结构的同步性能是否符合规范;基于网络拓扑结构、以及网络拓扑结构的网络配置和同步性能的判断结果,生成质量评估报告。本发明有助于提升时间频率同步网的运维效率和网络运行质量。

    用于时频同步网多参考源输入完好性的分析方法及系统

    公开(公告)号:CN119363283B

    公开(公告)日:2025-03-18

    申请号:CN202411932319.8

    申请日:2024-12-26

    Abstract: 本发明提供一种用于时频同步网多参考源输入完好性的分析方法及系统,涉及时频同步技术领域,用于在时频同步网中评估并选择至少两个时钟参考源中的最优时钟参考源,包括获取至少两个待比较时钟参考源的数据集合,每个数据集合中均包含所属时钟参考源的多种属性值;按照预定义的比较顺序依次比较时钟参考源的属性值,同时利用本地铷原子钟长期稳定性好的特点,对多路时钟参考源的相位中心偏移度进行长期测量;通过对比时钟参考源的属性值和相位中心偏移度,计算出加权时钟质量评估值,并选择出最优时钟参考源用于驯服本地铷原子钟;基于驯服后的本地铷原子钟,生成并输出高精度的时间信号和频率信号。

    一种交流B码的新型FPGA解调解码方法及系统

    公开(公告)号:CN119483799A

    公开(公告)日:2025-02-18

    申请号:CN202411618586.8

    申请日:2024-11-13

    Abstract: 本发明提供了一种交流B码的新型FPGA解调解码方法及系统,涉及信号处理技术领域;本发明通过FPGA实现,包括AD采样模块、数字低通滤波模块、交流B码解调模块、直流B码解码及相位补偿模块;其中,AD采样模块将模拟信号转换为数字信号,数字低通滤波模块完成高频噪声滤波,交流B码解调模块完成码型解调得到直流B码信号,直流B码解码及相位补偿模块完成B码时间解译、PPS秒脉冲提取及其相位补偿;该方法通过FPGA实现,具有抗干扰能力强、逻辑资源消耗少、解码精度高的特点,适用于不同幅值和调制比的交流B码信号;与现有技术相比,本发明降低了硬件成本,简化硬件设计,逻辑实现简单,提高系统精度、可靠性和通用性。

    一种基于FPGA的新型时钟控制方法及系统

    公开(公告)号:CN119759177A

    公开(公告)日:2025-04-04

    申请号:CN202411816046.0

    申请日:2024-12-11

    Abstract: 本发明提供了一种基于FPGA的新型时钟控制方法及系统,涉及信号处理技术领域;本发明提供的系统包括:VCXO压控晶振、数模转换器、PLL锁相环模块、DDMTD测量模块和自适应钟控模块;锁相环实现、鉴相算法和钟控算法基于FPGA单芯片执行,硬件设计复杂度低;本发明使用数字双混频时差法(DDMTD)测量获取时钟鉴相结果,配合动态PID钟控算法,快速调整本地时钟频率,实现本地时钟和时钟源之间频率以及相位的快速跟踪和锁定;本发明动态PID钟控算法根据所在状态、时钟频率偏差大小和时钟相位差大小实时动态调整PID算法的参数P,使其具备锁定能力更强,收敛时间更短,反应更迅速的优点。

    一种基于多时间源融合的综合选源方法

    公开(公告)号:CN115499082A

    公开(公告)日:2022-12-20

    申请号:CN202211390458.3

    申请日:2022-11-08

    Abstract: 本发明公开了一种基于多时间源融合的综合选源方法,包括以下步骤:S1、对时间源有效性进行检测和评估;S2、对时间源进行参数转化和数据集构造;S3、对时间源数据集进行循环比对,得到候选最优时间源;S4、对候选最优时间源进行稳定性检测和评估,产生系统基准时间源;S5、通过系统基准时间源对当前时间源切换控制;S6、重复执行S1至S5,选择出系统当前最优时间源。本发明结合时间源有效性检测和评估、时间源数据集循环比对、候选最优时间源稳定性检测和评估、时间源切换控制等机制,实现基于多时间源融合的高效综合选源功能。

Patent Agency Ranking