一种基于FPGA的新型时钟控制方法及系统

    公开(公告)号:CN119759177A

    公开(公告)日:2025-04-04

    申请号:CN202411816046.0

    申请日:2024-12-11

    Abstract: 本发明提供了一种基于FPGA的新型时钟控制方法及系统,涉及信号处理技术领域;本发明提供的系统包括:VCXO压控晶振、数模转换器、PLL锁相环模块、DDMTD测量模块和自适应钟控模块;锁相环实现、鉴相算法和钟控算法基于FPGA单芯片执行,硬件设计复杂度低;本发明使用数字双混频时差法(DDMTD)测量获取时钟鉴相结果,配合动态PID钟控算法,快速调整本地时钟频率,实现本地时钟和时钟源之间频率以及相位的快速跟踪和锁定;本发明动态PID钟控算法根据所在状态、时钟频率偏差大小和时钟相位差大小实时动态调整PID算法的参数P,使其具备锁定能力更强,收敛时间更短,反应更迅速的优点。

    用于时频同步网多参考源输入完好性的分析方法及系统

    公开(公告)号:CN119363283B

    公开(公告)日:2025-03-18

    申请号:CN202411932319.8

    申请日:2024-12-26

    Abstract: 本发明提供一种用于时频同步网多参考源输入完好性的分析方法及系统,涉及时频同步技术领域,用于在时频同步网中评估并选择至少两个时钟参考源中的最优时钟参考源,包括获取至少两个待比较时钟参考源的数据集合,每个数据集合中均包含所属时钟参考源的多种属性值;按照预定义的比较顺序依次比较时钟参考源的属性值,同时利用本地铷原子钟长期稳定性好的特点,对多路时钟参考源的相位中心偏移度进行长期测量;通过对比时钟参考源的属性值和相位中心偏移度,计算出加权时钟质量评估值,并选择出最优时钟参考源用于驯服本地铷原子钟;基于驯服后的本地铷原子钟,生成并输出高精度的时间信号和频率信号。

    一种交流B码的新型FPGA解调解码方法及系统

    公开(公告)号:CN119483799A

    公开(公告)日:2025-02-18

    申请号:CN202411618586.8

    申请日:2024-11-13

    Abstract: 本发明提供了一种交流B码的新型FPGA解调解码方法及系统,涉及信号处理技术领域;本发明通过FPGA实现,包括AD采样模块、数字低通滤波模块、交流B码解调模块、直流B码解码及相位补偿模块;其中,AD采样模块将模拟信号转换为数字信号,数字低通滤波模块完成高频噪声滤波,交流B码解调模块完成码型解调得到直流B码信号,直流B码解码及相位补偿模块完成B码时间解译、PPS秒脉冲提取及其相位补偿;该方法通过FPGA实现,具有抗干扰能力强、逻辑资源消耗少、解码精度高的特点,适用于不同幅值和调制比的交流B码信号;与现有技术相比,本发明降低了硬件成本,简化硬件设计,逻辑实现简单,提高系统精度、可靠性和通用性。

    一种基于双北斗接收机的授时系统及授时精度分析方法

    公开(公告)号:CN119535945A

    公开(公告)日:2025-02-28

    申请号:CN202510099295.0

    申请日:2025-01-22

    Abstract: 本发明提供一种基于双北斗接收机的授时系统及授时精度分析方法,涉及授时技术领域,通过一对北斗接收机接收卫星信号,并输出原始观测量报文和时间报文,SOC处理器接收和处理原始观测量报文和时间报文,并对报文中的载噪比、仰角、相位残余误差值、卫星PDOP信息值、可用卫星数等数据值进行分析计算;随后,利用本地铷原子钟作为参考,计算接收机与铷原子钟、接收机与接收机之间的相位偏差值;最后,通过三角交叉相位偏差比对分析方法,有效消除接收机异常相位跳变、通道延迟、内部噪声以及多径效应对授时精度的影响,并且得到相位和频偏修正值,使得授时系统能够自动校准系统核心时间,并对相位和频偏进行修正,输出高精度授时信号和频率信号。

    宽量程高精度的信号测量方法

    公开(公告)号:CN106302014B

    公开(公告)日:2019-08-27

    申请号:CN201610662913.9

    申请日:2016-08-12

    Abstract: 宽量程高精度的信号测量方法,涉及通信技术。本发明包括下述步骤:A、测量时间锁存信号:记录被测信号上升沿时刻Tx在N个系统时间周期后的系统时钟上升沿时刻Ty;B、测量精细参考时间段Ttdc:测量Tx到Ty之间的时延,即为精细参考时间段Ttdc;C、计算被测信号进入时间Tx:Tx=Tsys‑Ttdc;D、计算相位差;重复步骤A‑C,以两次测量得到的Tx值相减,即为相位差。本发明的测量方法不受测量范围的限制,达到宽量程测量的效果。

    一种基于共基极放大的高隔离度频率分配电路及分配方法

    公开(公告)号:CN114465587A

    公开(公告)日:2022-05-10

    申请号:CN202210129786.1

    申请日:2022-02-11

    Inventor: 黄才兴 李远伶

    Abstract: 本发明涉及一种基于共基极放大的高隔离度频率分配电路,它包括增益控制放大器、分配器、共基极放大网络和滤波器;增益控制放大器实现对输入频率信号的进行增益控制放大和衰减后输入到分配器;分配器对频率信号无附加噪声的功率分配以及隔离,实现多路输出,每路输出连接一个共基极放大网络;共基极放大网络通过共基极三极管电流缓冲器特性提高频率信号的反向隔离特性,实现多路输出频率信号间的高隔离度后输入到滤波器;滤波器对频率信号的带外噪声进行抑制以减小频率信号的谐波和带外噪声。本发明可实现对低噪声频率信号进行放大、分配、隔离、滤波等处理,提升时统设备输出频率信号的集成度,且频率特性具有隔离度高,附加噪声低等优点。

    一种多路铷钟自动检测系统及方法

    公开(公告)号:CN107367925A

    公开(公告)日:2017-11-21

    申请号:CN201710844025.3

    申请日:2017-09-19

    Inventor: 黄才兴

    CPC classification number: G04F5/14

    Abstract: 本发明涉及铷钟检测领域,尤其是一种多路铷钟自动检测系统及方法。针对上述存在的问题,本发明中多路铷钟检测单元内置铷原子钟,接收外部参考时钟信号,对内部铷原子钟进行驯服处理,实现高精度频率同步,得到本地时钟信号;并根据粗略控制算法(例如PID控制算法)自动周期性对被检铷原子钟发送频率控制字,再对被控制后铷原子钟的输出时钟信号进行鉴相处理,最后将鉴相数据上传上位机软件。上位机接收到鉴相数据后进行数据分析,并将分析结果以数据显示和图形方式展示。

    一种全数字双混频鉴相滤波系统及亚稳态中值滤波方法

    公开(公告)号:CN119853615A

    公开(公告)日:2025-04-18

    申请号:CN202411919020.9

    申请日:2024-12-25

    Abstract: 本发明提供了一种全数字双混频鉴相滤波系统及亚稳态中值滤波方法,涉及信号处理技术领域;本发明提供的系统完全由FPGA实现,采用多级混频链路对被测时钟信号进行混频处理,降低亚稳态对DDMTD混频结果的影响;此外,通过多路滤波模组设置的DDMTD毛刺滤波模块同时对相同时钟信号的多路DDMTD混频结果进行亚稳态滤波,准确恢复出各路DDMTD混频结果边沿;另外,通过时钟相位差测量模块完成对各路滤波恢复后的DDMTD混频结果边沿进行DDMTD时钟相位差测量;最后,通过均值滤波模块完成对多路DDMTD时钟相位差测量结果的均值处理,进一步提高数字双混频鉴相滤波系统的测量精度。

    一种基于双北斗接收机的授时系统及授时精度分析方法

    公开(公告)号:CN119535945B

    公开(公告)日:2025-04-01

    申请号:CN202510099295.0

    申请日:2025-01-22

    Abstract: 本发明提供一种基于双北斗接收机的授时系统及授时精度分析方法,涉及授时技术领域,通过一对北斗接收机接收卫星信号,并输出原始观测量报文和时间报文,SOC处理器接收和处理原始观测量报文和时间报文,并对报文中的载噪比、仰角、相位残余误差值、卫星PDOP信息值、可用卫星数等数据值进行分析计算;随后,利用本地铷原子钟作为参考,计算接收机与铷原子钟、接收机与接收机之间的相位偏差值;最后,通过三角交叉相位偏差比对分析方法,有效消除接收机异常相位跳变、通道延迟、内部噪声以及多径效应对授时精度的影响,并且得到相位和频偏修正值,使得授时系统能够自动校准系统核心时间,并对相位和频偏进行修正,输出高精度授时信号和频率信号。

Patent Agency Ranking