用于SAR ADC电容阵列的数据权重平均方法、装置、介质设备

    公开(公告)号:CN118523775A

    公开(公告)日:2024-08-20

    申请号:CN202410581189.1

    申请日:2024-05-11

    发明人: 苏杰 朱勇 徐祎喆

    IPC分类号: H03M1/12 H03M1/46

    摘要: 本申请公开了一种用于SAR ADC电容阵列的数据权重平均方法、装置、存储介质及设备,属于集成电路技术领域。该方法包括将SAR ADC中的电容阵列以预定位数为一组分为高位和低位电容阵列组;将输入电压采样到高位电容阵列组的上极板,得到采样电压;通过比较器将采样电压和地比较得到比较结果;根据比较结果,通过SAR逻辑控制模块生成二进制控制位;通过数据权重平均模块将二进制控制位转换为温度计码数据,确定起始单位电容,并输出控制信号;利用控制信号控制起始单位电容的下极板连接到参考电压得到比较器的输入电压,继续循环和地比较的逐次逼近过程,得到模数转换结果。本申请降低了SAR ADC中数模转换电容阵列进行DWA的硬件复杂度和成本,提高了SAR ADC的性能。

    一种低功耗蓝牙接收机
    2.
    发明公开

    公开(公告)号:CN118449560A

    公开(公告)日:2024-08-06

    申请号:CN202410687450.6

    申请日:2024-05-30

    发明人: 苏杰 徐祎喆 朱勇

    IPC分类号: H04B5/40 H04B5/70

    摘要: 本申请公开了一种低功耗蓝牙接收机,属于蓝牙传输技术领域。其包括:低噪声放大器,其与正交无源网络连接,低噪声放大器将输入低功耗蓝牙接收机的射频信号放大或直接将输入的射频信号传输至正交无源网络;正交无源网络,其与混频器连接,且其将接收到的放大后的射频信号或输入的射频信号转换为同相正相交信号,并对同相正相交信号进行升压处理,得到升压后的同相正相交信号;混频器,其与D类压控振荡器和滤波器连接,D类压控振荡器直接为其提供本振信号,其将升压后的同相正相交信号与本振信号进行混合后传输至滤波器。本申请能够在保持低噪声和高增益的条件下,省去传统蓝牙接收机所需的分频器和缓冲器,所需的能耗和布署面积更小。

    一种宽带双模压控振荡器及射频收发机

    公开(公告)号:CN115361033B

    公开(公告)日:2023-12-19

    申请号:CN202210993700.X

    申请日:2022-08-18

    发明人: 苏杰

    IPC分类号: H04B1/40 H04B1/401

    摘要: 本申请公开了一种宽带双模压控振荡器及射频收发机,属于集成电路技术领域,该压控振荡器包括:两个相同的谐振单元,谐振单元之间通过变压器连接,各个谐振单元均包括两个电容单元、两个控制电容,两个变压器分别对应的一组线圈,控制开关对控制电容连接,对控制电容进行控制。本申请通过两个谐振腔,根据控制信号的不同,实现在谐振腔中电容的不同耦合方式,实现压控振荡器工作在不同的模式下,使得压控振荡器具备高宽带,低功耗的特点,同时电路设计简单,降低成本。

    一种宽带双模压控振荡器及射频收发机

    公开(公告)号:CN115361033A

    公开(公告)日:2022-11-18

    申请号:CN202210993700.X

    申请日:2022-08-18

    发明人: 苏杰

    IPC分类号: H04B1/40 H04B1/401

    摘要: 本申请公开了一种宽带双模压控振荡器及射频收发机,属于集成电路技术领域,该压控振荡器包括:两个相同的谐振单元,谐振单元之间通过变压器连接,各个谐振单元均包括两个电容单元、两个控制电容,两个变压器分别对应的一组线圈,控制开关对控制电容连接,对控制电容进行控制。本申请通过两个谐振腔,根据控制信号的不同,实现在谐振腔中电容的不同耦合方式,实现压控振荡器工作在不同的模式下,使得压控振荡器具备高宽带,低功耗的特点,同时电路设计简单,降低成本。

    利用高通滤波器进行补偿的锁相环单点调制电路及芯片

    公开(公告)号:CN118523770A

    公开(公告)日:2024-08-20

    申请号:CN202410580261.9

    申请日:2024-05-11

    发明人: 苏杰 朱勇 徐祎喆

    摘要: 本发明公开了一种利用高通滤波器进行补偿的锁相环单点调制电路及芯片,属于集成电路技术领域。该锁相环单点调制电路包括鉴频鉴相器、电荷泵、低通滤波器、压控振荡器VCO、分频器、高斯滤波器、高通滤波器、数字信号调制器DSM、功率放大器PA和天线;鉴频鉴相器、电荷泵、低通滤波器、压控振荡器VCO、分频器依次连接构成环路;高斯滤波器、高通滤波器、数字信号调制器DSM、分频器依次连接;压控振荡器VCO、功率放大器PA、天线依次连接,其中,鉴频鉴相器的输入为参考时钟,高斯滤波器的输入为基带数据,且压控振荡器VCO的输出为调制信号。本发明通过在锁相环单点调制架构中加入数字高通滤波器补偿电路,加大了环路带宽,而且大幅度降低了面积和移植成本。

    用于SOC的全数字频率综合器及芯片

    公开(公告)号:CN114244357B

    公开(公告)日:2024-08-06

    申请号:CN202111578603.6

    申请日:2021-12-22

    发明人: 苏杰 朱勇 徐祎喆

    IPC分类号: H03L7/18

    摘要: 本申请公开了一种用于SOC的全数字频率综合器,属于集成电路技术领域。该综合器包括:数控振荡器,其输出差分信号;时间数字转换器,其与注入锁定缓冲器连接,接收其输出差分信号,并进行处理;分频器;数据选择器;调制器;多位计数器;第一锁存器;第二锁存器;周期性归一化模块;频率控制字单元;第一叠加单元;前馈多路激励抵消单元;第二叠加单元;滤波器,其与第二叠加单元连接,对第二叠加单元输出的叠加信号进行滤波处理,并将经过滤波处理的信号输出到调制器和数控振荡器中。本申请采用全数字工艺,设计一种全数字锁相环的结构,可以更好的发挥先进工艺的优势,产品设计时间周期短,复用率高,性能优异,可以更好的降低功耗,节约成本。

    一种提升噪声整形SAR ADC的无杂散动态范围的动态放大器

    公开(公告)号:CN118449461A

    公开(公告)日:2024-08-06

    申请号:CN202410598610.X

    申请日:2024-05-15

    发明人: 苏杰 徐祎喆 朱勇

    摘要: 本发明公开了一种提升噪声整形SAR ADC的无杂散动态范围的动态放大器,属于模数转换技术领域。包括两个复位开关;两个放大开关;四个上下拉开关;两个第一电容器;两个第二电容器;两个第一MOS管,每一个所述第一MOS管的源极分别经对应的一个第一电容器下拉至电源地,每一个第一MOS管的漏极分别经对应的一个第二电容器上拉至电源正极,每一个第一MOS管的栅极既与对应的一个放大开关的一端电连接,又与对应的一个复位开关的一端电连接,且在一个第一MOS管的漏极得到输出信号的正输出电压,在另一个第一MOS管的漏极得到输出信号的负输出电压;跟随器;第二MOS管;两个负载电容器;第一反相器;第二反相器;或门;与门。本发明降低了功耗,提升了SAR ADC动态性能。

    基于噪声整形SAR ADC的单次转换方法、装置、介质及设备

    公开(公告)号:CN118523774A

    公开(公告)日:2024-08-20

    申请号:CN202410581133.6

    申请日:2024-05-11

    发明人: 苏杰 朱勇 徐祎喆

    IPC分类号: H03M1/12 H03M1/08

    摘要: 本申请公开了一种基于噪声整形SAR ADC的单次转换方法、装置、存储介质及设备,属于模数转换技术领域。该方法根据噪声整形SAR ADC的相关参数和输出的精度值要求,确定对输入DC进行采样的采样周期及其数量;在单次转换模式下,利用STC信号激活所述噪声整形SAR ADC的单次转换;通过噪声整形SAR ADC对输入DC进行转换,利用第一标志位作为每一个采样周期的数据模数转换完成的标志,并利用第二标志位作为全部数量的采样周期的数据转换完成的标志,得到全部数量的采样周期的转换值;以及通过数字滤波器对转换值进行处理,得到单次转换结果。本申请通过对噪声整形SAR ADC添加一些时序控制,并配合复位操作,实现对DC的单次转换的功能,从而拓展了噪声整形SAR ADC的应用范围。

    用于SOC的全数字频率综合器及芯片

    公开(公告)号:CN114244357A

    公开(公告)日:2022-03-25

    申请号:CN202111578603.6

    申请日:2021-12-22

    发明人: 苏杰 朱勇 徐祎喆

    IPC分类号: H03L7/18

    摘要: 本申请公开了一种用于SOC的全数字频率综合器,属于集成电路技术领域。该综合器包括:数控振荡器,其输出差分信号;时间数字转换器,其与注入锁定缓冲器连接,接收其输出差分信号,并进行处理;分频器;数据选择器;调制器;多位计数器;第一锁存器;第二锁存器;周期性归一化模块;频率控制字单元;第一叠加单元;前馈多路激励抵消单元;第二叠加单元;滤波器,其与第二叠加单元连接,对第二叠加单元输出的叠加信号进行滤波处理,并将经过滤波处理的信号输出到调制器和数控振荡器中。本申请采用全数字工艺,设计一种全数字锁相环的结构,可以更好的发挥先进工艺的优势,产品设计时间周期短,复用率高,性能优异,可以更好的降低功耗,节约成本。