-
公开(公告)号:CN1723513A
公开(公告)日:2006-01-18
申请号:CN200380105564.1
申请日:2003-12-05
申请人: 皇家飞利浦电子股份有限公司
IPC分类号: H01F17/00 , H01L23/522
CPC分类号: H01F17/0006 , H01F17/0013 , H01F27/34 , H01F27/367 , H01F2017/008 , H01F2021/125 , H01L23/5227 , H01L2924/0002 , H01L2924/00
摘要: 本发明涉及位于基板(103)之上的平面电感元件。基板包括位于第一平面中的线圈(101)和用于通过屏蔽将线圈(101)与基板(103)隔开的形成图形的地线屏蔽罩(102)。线圈(101)至少关于与第一平面垂直的镜像平面(104)大致对称。形成图形的地线屏蔽罩(102)包括多个位于与第一平面平行的第一地线屏蔽平面中的电气导电的第一轨迹(105)。第一轨迹的方向与镜像平面(104)垂直。在没有形成图形的地线屏蔽罩(102)的情况下,线圈(101)与基板(103)电容耦合。基板的电阻导致电感元件(100)的品质因数下降。形成图形的地线屏蔽罩(102)通过屏蔽将线圈(101)与基板(103)隔开,由此消除了基板的使降低品质因数的影响。为了防止平面电感元件的有效自感减小,必须在形成图形的地线屏蔽罩中防止环流,同时必须促进在线圈(100)的两个镜像的半边中感应的电荷的传输。这是通过第一轨迹(105)实现的。