-
公开(公告)号:CN104170034B
公开(公告)日:2016-11-02
申请号:CN201380014681.0
申请日:2013-02-21
申请人: 株式会社村田制作所
发明人: 加藤登
CPC分类号: H01F27/2804 , H01F17/0013 , H01F27/343 , H01F2017/004 , H01F2017/008 , H01F2017/0093 , H01F2027/2809
摘要: 在最下层(0)的底面形成有输入输出端子(P1~P4)的电极。在基材层(1)~(14)形成有第一线状导体(L1a~L1n)以及第二线状导体(L2a~L2n)。由第一线状导体(L1a~L1n)和将其连接的过孔导体构成初级线圈。此外,由第二线状导体(L2a~L2n)和将其连接的过孔导体构成次级线圈。从初级线圈和次级线圈的卷绕轴方向俯视时,在俯视方向上相邻的多个第一线状导体以及第二线状导体包括:由第一线状导体夹持第二线状导体的第一区域;以及由第二线状导体夹持第一线状导体的第二区域。利用该结构,构成一种标准模式信号的损耗较少、去除共模噪声的能力较高的小型的共模扼流圈。
-
公开(公告)号:CN101983427B
公开(公告)日:2014-04-30
申请号:CN200980112121.2
申请日:2009-04-03
申请人: 高通股份有限公司
发明人: 靳彰
IPC分类号: G03F7/00 , H01L23/522
CPC分类号: H01L23/5227 , H01F17/0006 , H01F2017/008 , H01L23/5225 , H01L2924/0002 , H01L2924/3011 , H01L2924/00
摘要: 本发明描述一种具有经图案化接地平面的电感器。在一种设计中,所述电感器包括形成于第一层上的导体以及形成于位于所述导体下方的第二层上的经图案化接地平面。所述经图案化接地平面具有开放的中心区域和与所述导体的形状匹配的形状。所述经图案化接地平面包括多个屏蔽件,例如用于八边形形状导体的八个侧面的八个屏蔽件。每一屏蔽件具有垂直于所述导体而形成的多个狭槽。将所述经图案化接地平面分割成单独的屏蔽件且在每一屏蔽件上形成狭槽有助于防止所述经图案化接地平面上的涡电流的流动,这可改进所述电感器的Q。多个互连件将所述多个屏蔽件耦合到电路接地,所述电路接地可位于所述导体的中心。
-
公开(公告)号:CN101510547A
公开(公告)日:2009-08-19
申请号:CN200910005209.6
申请日:2009-01-16
申请人: 雷凌科技股份有限公司
发明人: 吕季垣
CPC分类号: H01F17/0006 , H01F27/367 , H01F2017/008 , H01L23/552 , H01L23/645 , H01L2924/0002 , H01L2924/00
摘要: 本发明系关于在电路中的系统及用于电感器的栅栏电磁箱。所述系统包含第一防护罩和位于所述第一防护罩上的元件。所述系统另外包含耦合且延伸自所述第一防护罩的多个传导壁,用以阻挡电磁波散射到所述电路的其它部分。根据本发明的系统和方法在栅栏防护罩边缘上增加多个金属壁。这些金属壁阻挡耦合的电磁波散射到侧边方向的电路的其它部分。使用此结构允许更紧密的布局配置,且电感器质量因数几乎没有降低。
-
公开(公告)号:CN108811476A
公开(公告)日:2018-11-13
申请号:CN201810378041.2
申请日:2018-04-25
申请人: TDK株式会社
IPC分类号: H05K9/00
CPC分类号: H01F27/36 , H01F17/0013 , H01F27/28 , H01F27/292 , H01F27/362 , H01F27/40 , H01F2017/008 , H01G4/228 , H01G4/232 , H01G4/30 , H01G4/38 , H01G4/40 , H03H1/00 , H05K9/0007
摘要: 层叠型电子部件包括:包含层叠的多个电介质层和多个导体层的层叠体;相对于层叠体一体化的多个端子;和由导体形成且相对于层叠体一体化的屏蔽构件。层叠体具有底面、顶面和与底面和顶面连接的4个侧面。多个端子设置于层叠体的底面。屏蔽构件覆盖层叠体的顶面和4个侧面的整体。屏蔽构件的一部分比屏蔽构件的所述一部分以外的部分厚。
-
公开(公告)号:CN106205950A
公开(公告)日:2016-12-07
申请号:CN201510292493.5
申请日:2015-06-01
申请人: 三星电机株式会社
CPC分类号: H03H7/01 , H01F17/0013 , H01F27/292 , H01F41/046 , H01F2017/0066 , H01F2017/008 , H01F2017/0093 , H03H7/427 , H03H2001/0085
摘要: 公开了一种共模滤波器及其制造方法。根据本发明的一方面,共模滤波器包括:基板;滤波层,包括线圈和绝缘层,并且滤波层形成在基板上,用于去除信号噪声;磁性复合层,层压在滤波层上;静电电极图案,形成在磁性复合层上,用于去除静电,并且静电电极图案的一部分暴露到磁性复合层的侧表面;密封层,层压在静电电极图案上,以密封静电电极图案;侧表面电极,与静电电极图案的所述暴露的一部分连接并沿着纵向方向形成在密封层与基板之间。
-
公开(公告)号:CN104170034A
公开(公告)日:2014-11-26
申请号:CN201380014681.0
申请日:2013-02-21
申请人: 株式会社村田制作所
发明人: 加藤登
CPC分类号: H01F27/2804 , H01F17/0013 , H01F27/343 , H01F2017/004 , H01F2017/008 , H01F2017/0093 , H01F2027/2809
摘要: 在最下层(0)的底面形成有输入输出端子(P1~P4)的电极。在基材层(1)~(14)形成有第一线状导体(L1a~L1n)以及第二线状导体(L2a~L2n)。由第一线状导体(L1a~L1n)和将其连接的过孔导体构成初级线圈。此外,由第二线状导体(L2a~L2n)和将其连接的过孔导体构成次级线圈。从初级线圈和次级线圈的卷绕轴方向俯视时,在俯视方向上相邻的多个第一线状导体以及第二线状导体包括:由第一线状导体夹持第二线状导体的第一区域;以及由第二线状导体夹持第一线状导体的第二区域。利用该结构,构成一种标准模式信号的损耗较少、去除共模噪声的能力较高的小型的共模扼流圈。
-
公开(公告)号:CN102982965A
公开(公告)日:2013-03-20
申请号:CN201210313755.8
申请日:2012-08-29
申请人: 株式会社村田制作所
CPC分类号: H01F17/0013 , H01F41/04 , H01F41/046 , H01F2017/008 , Y10T29/49075
摘要: 本发明提供一种共模扼流线圈,能够有效防止导体线圈间的迁移,且有效防止导体线圈的布线电阻上升和磁性层电阻率降低。是在第1磁性层上层叠有非磁性层和第2磁性层,非磁性层中包含2个对置的导体线圈的共模扼流线圈(10),其中,非磁性层(3)由烧结玻璃陶瓷构成,导体线圈(2、4)由含铜导体构成,第1磁性层(1)和第2磁性层(5)的至少一方由包含Fe2O3、Mn2O3、NiO、ZnO、CuO的烧结铁素体材料构成。该烧结铁素体材料中,CuO换算含量为5mol%以下,并且,Fe2O3换算含量为25~47mol%且Mn2O3换算含量为1~7.5mol%,或Fe2O3换算含量为35~45mol%且Mn2O3换算含量为7.5~10mol%。
-
公开(公告)号:CN101814356A
公开(公告)日:2010-08-25
申请号:CN201010117195.X
申请日:2010-02-12
申请人: 索尼公司
发明人: 冈修一
CPC分类号: H01F17/0013 , H01F27/34 , H01F2017/0073 , H01F2017/008 , H05K1/165 , H05K3/4644 , H05K2201/0715 , H05K2201/09672 , Y10T29/49155 , Y10T29/49162
摘要: 本发明提供配线板及其制造方法、调谐器模块及电子装置。该配线板包括:屏蔽层;以及n层(n是2或大于2的整数)感应器配线,形成在所述屏蔽层上方,并且形成感应器;其中关于所述n层感应器配线,最靠近所述屏蔽层的该感应器配线具有最小的配线面积。
-
公开(公告)号:CN100411135C
公开(公告)日:2008-08-13
申请号:CN200510069676.7
申请日:2005-05-08
申请人: ATMEL德国有限公司
发明人: 穆杰塔巴·如达基
IPC分类号: H01L21/768 , H01L21/02
CPC分类号: H01L21/764 , H01F17/0006 , H01F41/041 , H01F2017/0046 , H01F2017/008 , H01L23/5227 , H01L27/08 , H01L28/10 , H01L2924/0002 , H01L2924/00
摘要: 本发明涉及一种器件和一种用于制造这种器件的制造方法,在该方法中,螺旋电感(6,18)的线圈(6)被这样地嵌入一个膜片(3)中,使得该线圈为线圈(6)从衬底(1)的去耦而自由悬挂在衬底(1)的完全地反向蚀刻的区域(19,20)上方。一个另外的衬底(13)这样地与被处理的衬底(1)的被反向蚀刻的区域(19,20)的下表面相连,使得形成一个空腔区域用于使线圈(6)与衬底(1)去耦。
-
公开(公告)号:CN1747080A
公开(公告)日:2006-03-15
申请号:CN200510113468.2
申请日:2002-04-17
申请人: 株式会社村田制作所
CPC分类号: H01P5/10 , H01F17/0013 , H01F27/2804 , H01F2017/008 , H03H7/422
摘要: 线路部(24)与线路部(27)经中继端子(43)串联连接,构成不平衡传输线路。线路部(25)与线路部(28)分别构成平衡传输线路。线路部(24)与线路部(25)电磁耦合构成耦合器。同样,线路部(27)与线路部(28)电磁耦合构成耦合器。接地用端子(G1)分别连接到由线路部(25)及线路部(28)形成的平衡传输线路。另外,屏蔽用端子(G2)连接于屏蔽用电极(30~32)的引出部(30a~32a)。接地用端子(G1)和屏蔽用端子(G2)这二个端子在电气上是独立的。
-
-
-
-
-
-
-
-
-