-
公开(公告)号:CN110649018B
公开(公告)日:2024-02-02
申请号:CN201910572835.7
申请日:2019-06-27
申请人: 硅谷实验室公司
发明人: 阿龙·J·卡菲 , 布里安·G·德罗斯特
IPC分类号: H01L27/08
摘要: 集成电路上的电容器阵列包括多个单元电容器。每个单元电容器包括形成在柱结构中的孤立电容器节点。每个单元电容器还包括与孤立电容器节点相邻的共享电容器。共享电容器节点电联接到阵列中的其他单元电容器的共享电容器节点。每个单元电容器还包括屏蔽节点,其联接到低阻抗节点,并且形成在孤立电容器节点附近,以减少导体与孤立节点和共享节点之间形成电容的机会,从而防止不需要的电荷进入共享节点并减少阵列的线性度。
-
公开(公告)号:CN110649018A
公开(公告)日:2020-01-03
申请号:CN201910572835.7
申请日:2019-06-27
申请人: 硅谷实验室公司
发明人: 阿龙·J·卡菲 , 布里安·G·德罗斯特
IPC分类号: H01L27/08
摘要: 集成电路上的电容器阵列包括多个单元电容器。每个单元电容器包括形成在柱结构中的孤立电容器节点。每个单元电容器还包括与孤立电容器节点相邻的共享电容器。共享电容器节点电联接到阵列中的其他单元电容器的共享电容器节点。每个单元电容器还包括屏蔽节点,其联接到低阻抗节点,并且形成在孤立电容器节点附近,以减少导体与孤立节点和共享节点之间形成电容的机会,从而防止不需要的电荷进入共享节点并减少阵列的线性度。
-
公开(公告)号:CN107769768A
公开(公告)日:2018-03-06
申请号:CN201710707712.0
申请日:2017-08-17
申请人: 硅谷实验室公司
发明人: 布里安·G·德罗斯特
CPC分类号: H03K21/38 , H03K21/026 , H03K23/66 , H03L7/18
摘要: 本发明公开了一种分频器,其包括2/3分频器级,所述2/3分频器级可以被关闭而不需要切换以延长分频器的分频范围,同时也减少了分频器输出的杂噪影响,并保留了时序裕度以无故障地更新分频比。2/3分频器级响应于被解除有效的输入使能信号,以及响应于被有效的模数输入信号以保持在禁用状态,其中分频器级确保在分频器级中的存储元件输出保持不变,从而无须切换。分频器还使用保持使能的最下游级的输出来选择分频器的分频比的更新时钟。
-
公开(公告)号:CN108269799B
公开(公告)日:2023-05-02
申请号:CN201711499017.6
申请日:2017-12-29
申请人: 硅谷实验室公司
发明人: 阿龙·J·卡菲 , 布里安·G·德罗斯特
IPC分类号: H01L27/01 , H10N97/00 , H01L23/552 , H01L21/70
摘要: 一种用于形成包括电感器的集成电路的技术,该技术减小了电感器和周围的元件之间的磁耦合。该技术包括将电路元件(例如,端子、销、路由迹线)相对于与电感器相关的磁矢量电势、并且相对于与电感器相关的磁通量密度场而特意放置在集成电路上的位置中,以减小或者消除使得系统性能降级的感应信号。
-
公开(公告)号:CN108269799A
公开(公告)日:2018-07-10
申请号:CN201711499017.6
申请日:2017-12-29
申请人: 硅谷实验室公司
发明人: 阿龙·J·卡菲 , 布里安·G·德罗斯特
IPC分类号: H01L27/01 , H01L49/02 , H01L23/552 , H01L21/70
CPC分类号: H01F27/34 , H01F17/0006 , H01F27/2804 , H01F27/365 , H01F41/041 , H01F2017/0073 , H01L23/50 , H01L23/552 , H01L23/585 , H01L23/645 , H01L23/66 , H01L28/10 , H01L27/016 , H01L21/707
摘要: 一种用于形成包括电感器的集成电路的技术,该技术减小了电感器和周围的元件之间的磁耦合。该技术包括将电路元件(例如,端子、销、路由迹线)相对于与电感器相关的磁矢量电势、并且相对于与电感器相关的磁通量密度场而特意放置在集成电路上的位置中,以减小或者消除使得系统性能降级的感应信号。
-
-
-
-