-
公开(公告)号:CN1985243B
公开(公告)日:2011-07-06
申请号:CN200580017674.1
申请日:2005-05-30
IPC分类号: G06F12/08
CPC分类号: G06F12/0844 , G06F12/0862 , G06F12/0864 , G06F2212/6024
摘要: 次要纹理高速缓存由数个纹理单元公用,和存储主存储器中的一部分数据。高速缓存控制CPU按照数个纹理单元的高速缓存未命中控制从主存储器到次要纹理高速缓存的重新装填操作,以便抑制次要纹理高速缓存中颠簸的出现。当数个操作单元以预定时间差访问相同存储器地址时,高速缓存控制CPU抑制重新装填操作的发生。
-
-
公开(公告)号:CN1258154C
公开(公告)日:2006-05-31
申请号:CN01802916.7
申请日:2001-09-27
申请人: 索尼计算机娱乐公司
发明人: 佐佐木伸夫
CPC分类号: G06F15/8007 , G06T1/20
摘要: 一种多处理器系统包括许多执行数据处理的单元处理器和用于将广播数据播送到许多单元处理器的BCMC。广播数据包括在数据处理中使用的数据。许多单元处理器中的每一个单元处理器都在从BCMC所播送的广播数据中只挑选出它执行数据处理所需要的数据之后执行数据处理。BCMC可以从所有单元处理器中获取数据处理结果,并将它们作为广播数据提供给所有单元处理器,以使数据处理的结果可以以很高的速度在单元处理器之间传送和接收。这样,整个系统便可以执行高速的数据处理。
-
公开(公告)号:CN100593188C
公开(公告)日:2010-03-03
申请号:CN200580024443.3
申请日:2005-05-18
申请人: 索尼计算机娱乐公司
摘要: 分离了用于呈现图像帧的呈现处理和用于使图像帧适于显示器的后处理。呈现处理单元42通过以预定帧频执行呈现、而不考虑为了输出到显示器而使图像帧应当满足的条件来生成图像帧序列。后处理单元50使由呈现处理单元生成的图像帧序列经受合并处理,以便生成并输出满足该条件的更新的图像帧序列。因为分离了呈现处理和后处理,所以可以生成图像帧序列而不考虑诸如显示器的分辨率和帧频之类的显示器规格。
-
公开(公告)号:CN101373590A
公开(公告)日:2009-02-25
申请号:CN200810161915.5
申请日:2005-05-18
申请人: 索尼计算机娱乐公司
摘要: 分离了用于呈现图像帧的呈现处理和用于使图像帧适于显示器的后处理。呈现处理单元42通过以预定帧频执行呈现、而不考虑为了输出到显示器而使图像帧应当满足的条件来生成图像帧序列。后处理单元50使由呈现处理单元生成的图像帧序列经受合并处理,以便生成并输出满足该条件的更新的图像帧序列。因为分离了呈现处理和后处理,所以可以生成图像帧序列而不考虑诸如显示器的分辨率和帧频之类的显示器规格。图像帧处理方法及向各种显示器显示活动图像的设备。
-
公开(公告)号:CN1392985A
公开(公告)日:2003-01-22
申请号:CN01802916.7
申请日:2001-09-27
申请人: 索尼计算机娱乐公司
发明人: 佐佐木伸夫
CPC分类号: G06F15/8007 , G06T1/20
摘要: 一种多处理器系统包括许多执行数据处理的单元处理器和用于将广播数据播送到许多单元处理器的BCMC。广播数据包括在数据处理中使用的数据。许多单元处理器中的每一个单元处理器都在从BCMC所播送的广播数据中只挑选出它执行数据处理所需要的数据之后执行数据处理。BCMC可以从所有单元处理器中获取数据处理结果,并将它们作为广播数据提供给所有单元处理器,以使数据处理的结果可以以很高的速度在单元处理器之间传送和接收。这样,整个系统便可以执行高速的数据处理。
-
公开(公告)号:CN1643545A
公开(公告)日:2005-07-20
申请号:CN03805720.4
申请日:2003-03-11
申请人: 索尼计算机娱乐公司
IPC分类号: G06T15/00
CPC分类号: G06F9/5083 , G06F9/5066 , G06F2209/501 , G06T1/20 , G06T15/005 , G06T2210/52 , G09G5/393 , G09G2360/121
摘要: 一种系统包括几何处理器(502、504、506)和图形处理器(508、510、512)。通信信道(514)允许几何处理器与图形处理器之间的通信。控制处理器(524)可以通过通信信道与几何处理器和图形处理器进行通信。提供一种在计算机系统中处理图形数据的方法以确定几何处理器和图形处理器是否被有效地利用。如果必要的话,选择性地分配或不分配一个或多个几何处理器和图形处理器,以便在执行图形任务时提高图形处理电路的效率。
-
公开(公告)号:CN1989545A
公开(公告)日:2007-06-27
申请号:CN200580024443.3
申请日:2005-05-18
申请人: 索尼计算机娱乐公司
摘要: 分离了用于呈现图像帧的呈现处理和用于使图像帧适于显示器的后处理。呈现处理单元42通过以预定帧频执行呈现、而不考虑为了输出到显示器而使图像帧应当满足的条件来生成图像帧序列。后处理单元50使由呈现处理单元生成的图像帧序列经受合并处理,以便生成并输出满足该条件的更新的图像帧序列。因为分离了呈现处理和后处理,所以可以生成图像帧序列而不考虑诸如显示器的分辨率和帧频之类的显示器规格。
-
公开(公告)号:CN1985243A
公开(公告)日:2007-06-20
申请号:CN200580017674.1
申请日:2005-05-30
IPC分类号: G06F12/08
CPC分类号: G06F12/0844 , G06F12/0862 , G06F12/0864 , G06F2212/6024
摘要: 次要纹理高速缓存由数个纹理单元公用,和存储主存储器中的一部分数据。高速缓存控制CPU按照数个纹理单元的高速缓存未命中控制从主存储器到次要纹理高速缓存的重新装填操作,以便抑制次要纹理高速缓存中颠簸的出现。当数个操作单元以预定时间差访问相同存储器地址时,高速缓存控制CPU抑制重新装填操作的发生。
-
公开(公告)号:CN1317682C
公开(公告)日:2007-05-23
申请号:CN03805720.4
申请日:2003-03-11
申请人: 索尼计算机娱乐公司
IPC分类号: G06T15/00
CPC分类号: G06F9/5083 , G06F9/5066 , G06F2209/501 , G06T1/20 , G06T15/005 , G06T2210/52 , G09G5/393 , G09G2360/121
摘要: 一种系统包括几何处理器(502、504、506)和图形处理器(508、510、512)。通信信道(514)允许几何处理器与图形处理器之间的通信。控制处理器(524)可以通过通信信道与几何处理器和图形处理器进行通信。提供一种在计算机系统中处理图形数据的方法以确定几何处理器和图形处理器是否被有效地利用。如果必要的话,选择性地分配或不分配一个或多个几何处理器和图形处理器,以便在执行图形任务时提高图形处理电路的效率。
-
-
-
-
-
-
-
-
-