-
公开(公告)号:CN102868419B
公开(公告)日:2014-11-05
申请号:CN201210228907.4
申请日:2012-07-03
申请人: 联发科技股份有限公司
发明人: 廖之帆
IPC分类号: H04B1/40
CPC分类号: H04B1/52 , H03F1/347 , H03F3/193 , H03F3/45183 , H03F2200/294 , H03F2203/45386 , H03F2203/45481 , H03F2203/45621 , H03H7/1775 , H03H7/40 , H03H7/42 , H04B1/581
摘要: 本发明提供一种收发器以及集成电路,该集成电路包括一平衡不平衡变压器、一晶体管对、以及一衰减电感绕组。该平衡不平衡变压器具有一外部边缘,包括一一次绕组以及一二次绕组。该一次绕组接收一输入信号。该二次绕组磁性耦接至该一次绕组,并且将该输入信号转换至一差分形式。该晶体管对连接至该二次绕组,放大该输入信号。该衰减电感绕组连接至该晶体管对,位于该平衡不平衡变压器的外部边缘之内。上述收发器以及集成电路,能够降低收发器电路的尺寸大小并且减少制造费用。
-
公开(公告)号:CN102916658A
公开(公告)日:2013-02-06
申请号:CN201210275625.X
申请日:2012-08-03
申请人: 联发科技股份有限公司
发明人: 廖之帆
CPC分类号: H03F1/56 , H03F3/3028 , H03F3/45237 , H03F2200/222 , H03F2200/294 , H03F2200/411 , H03F2203/30031 , H03F2203/45528
摘要: 本发明提供一种放大器与接收器,用以接收一输入信号并据以提供一输出信号,该放大器包括一主放大核心与一辅助电路。主放大核心具有一个耦接输入信号的输入端、一输出端与一加总端,用以提供一内部信号至加总端,并依据提供至加总端的信号而于输出端输出该输出信号。辅助电路耦接于输入端与加总端之间,用以匹配输入端的阻抗,并依据输入信号提供一抑制信号至加总端。本发明能够采用一合成架构分别满足输入阻抗匹配与高线性度电流模式接口这两种基本上相互矛盾的需求,并增强噪声抑制。
-
公开(公告)号:CN103516314B
公开(公告)日:2016-06-01
申请号:CN201310181245.4
申请日:2013-05-16
申请人: 联发科技股份有限公司
CPC分类号: H03F3/193 , H03F1/3211 , H03F3/45475 , H03F3/72 , H03F2200/294 , H03F2203/45138 , H03G3/3052 , H04B1/109
摘要: 本发明公开一种低噪声放大器和不具有声表面滤波器的接收器。低噪声放大器包括:第一跨导单元,接收第一输入信号以产生第一处理信号;第二跨导单元,接收第二输入信号以产生第二处理信号,第一输入信号和第二输入信号为低噪声放大器的差分输入对;第一辅助电路,接收第一输入信号以产生第一辅助信号;第二辅助电路,接收第二输入信号以产生第二辅助信号;第一加法器,耦接至第一跨导单元和第二辅助电路,用于将第一处理信号与第二辅助信号相加以产生第一输出信号;以及第二加法器,耦接至第二跨导单元和第一辅助电路,用于将第二处理信号与第一辅助信号相加以产生第二输出信号,其中第一输出信号和第二输出信号为低噪声放大器的差分输出对。
-
公开(公告)号:CN103516314A
公开(公告)日:2014-01-15
申请号:CN201310181245.4
申请日:2013-05-16
申请人: 联发科技股份有限公司
CPC分类号: H03F3/193 , H03F1/3211 , H03F3/45475 , H03F3/72 , H03F2200/294 , H03F2203/45138 , H03G3/3052 , H04B1/109
摘要: 本发明公开一种低噪声放大器和不具有声表面滤波器的接收器。低噪声放大器包括:第一跨导单元,接收第一输入信号以产生第一处理信号;第二跨导单元,接收第二输入信号以产生第二处理信号,第一输入信号和第二输入信号为低噪声放大器的差分输入对;第一辅助电路,接收第一输入信号以产生第一辅助信号;第二辅助电路,接收第二输入信号以产生第二辅助信号;第一加法器,耦接至第一跨导单元和第二辅助电路,用于将第一处理信号与第二辅助信号相加以产生第一输出信号;以及第二加法器,耦接至第二跨导单元和第一辅助电路,用于将第二处理信号与第一辅助信号相加以产生第二输出信号,其中第一输出信号和第二输出信号为低噪声放大器的差分输出对。
-
公开(公告)号:CN102916711A
公开(公告)日:2013-02-06
申请号:CN201210273348.9
申请日:2012-08-02
申请人: 联发科技股份有限公司
发明人: 廖之帆
CPC分类号: H04B1/109
摘要: 本发明提供一种信号处理电路及信号处理方法,信号处理电路包含第一混频器单元、第二混频器单元及频率选择性合并模块。该第一混频器单元用以接收第一信号及第一振荡信号,并将该第一信号与该第一振荡信号混频来产生第一混频输出。该第二混频器单元用以接收第二信号及第二振荡信号,并将该第二信号与该第二振荡信号混频来产生第二混频输出,其中第一、第二信号均为该信号输入的一部份,以及该第一、第二振荡信号具有同一频率但不同的相位。该频率选择性合并模块用以频率选择性地将该第一、第二混频输出合并来产生该信号输出。本发明使流经下一级电路的干扰信号电流减少/消除,从而简化下一级的滤波器设计,降低下一级电路的硬件成本。
-
公开(公告)号:CN104218960B
公开(公告)日:2016-08-24
申请号:CN201410233901.5
申请日:2014-05-29
申请人: 联发科技股份有限公司
CPC分类号: H04B1/10 , H03F1/3211 , H03F1/3223 , H03F3/195 , H03F3/211 , H03F3/3028 , H03F3/45475 , H03F2200/294 , H03F2200/411 , H03F2203/45512 , H03F2203/45526 , H03F2203/45528 , H03F2203/45594 , H03F2203/45702 , H04L1/0036
摘要: 一种接收器前端电路,包括一第一接收器路径以及一第二接收器路径。第一接收器路径至少包括:一第一低噪声跨导器,用来放大一接收信号以及输出一第一放大后接收信号;以及一第一混频器,用来对第一放大后接收信号进行降频转换。第二接收器路径至少包括:一第二跨导器,用来放大接收信号以及输出一第二放大后接收信号;以及一第二混频器,用来对第二跨导器输出的第二放大后接收信号进行降频转换;一基频放大器,包括一输入端及一输出端;及一第一电阻,用来将基频放大器的输入端耦接至输出端,以及将第二跨导器输出的第二放大后接收信号从电流转换为电压,且设定第二接收器路径中的一电压增益。一第二电阻耦接至第一接收器路径以及第二接收器路径。
-
公开(公告)号:CN102916658B
公开(公告)日:2016-06-08
申请号:CN201210275625.X
申请日:2012-08-03
申请人: 联发科技股份有限公司
发明人: 廖之帆
CPC分类号: H03F1/56 , H03F3/3028 , H03F3/45237 , H03F2200/222 , H03F2200/294 , H03F2200/411 , H03F2203/30031 , H03F2203/45528
摘要: 本发明提供一种放大器与接收器,用以接收一输入信号并据以提供一输出信号,该放大器包括一主放大核心与一辅助电路。主放大核心具有一个耦接输入信号的输入端、一输出端与一加总端,用以提供一内部信号至加总端,并依据提供至加总端的信号而于输出端输出该输出信号。辅助电路耦接于输入端与加总端之间,用以匹配输入端的阻抗,并依据输入信号提供一抑制信号至加总端。本发明能够采用一合成架构分别满足输入阻抗匹配与高线性度电流模式接口这两种基本上相互矛盾的需求,并增强噪声抑制。
-
公开(公告)号:CN102916711B
公开(公告)日:2014-12-24
申请号:CN201210273348.9
申请日:2012-08-02
申请人: 联发科技股份有限公司
发明人: 廖之帆
CPC分类号: H04B1/109
摘要: 本发明提供一种信号处理电路及信号处理方法,信号处理电路包含第一混频器单元、第二混频器单元及频率选择性合并模块。该第一混频器单元用以接收第一信号及第一振荡信号,并将该第一信号与该第一振荡信号混频来产生第一混频输出。该第二混频器单元用以接收第二信号及第二振荡信号,并将该第二信号与该第二振荡信号混频来产生第二混频输出,其中第一、第二信号均为该信号输入的一部份,以及该第一、第二振荡信号具有同一频率但不同的相位。该频率选择性合并模块用以频率选择性地将该第一、第二混频输出合并来产生该信号输出。本发明使流经下一级电路的干扰信号电流减少/消除,从而简化下一级的滤波器设计,降低下一级电路的硬件成本。
-
公开(公告)号:CN104218960A
公开(公告)日:2014-12-17
申请号:CN201410233901.5
申请日:2014-05-29
申请人: 联发科技股份有限公司
CPC分类号: H04B1/10 , H03F1/3211 , H03F1/3223 , H03F3/195 , H03F3/211 , H03F3/3028 , H03F3/45475 , H03F2200/294 , H03F2200/411 , H03F2203/45512 , H03F2203/45526 , H03F2203/45528 , H03F2203/45594 , H03F2203/45702 , H04L1/0036
摘要: 一种接收器前端电路,包括一第一接收器路径以及一第二接收器路径。第一接收器路径至少包括:一第一低噪声跨导器,用来放大一接收信号以及输出一第一放大后接收信号;以及一第一混频器,用来对第一放大后接收信号进行降频转换。第二接收器路径至少包括:一第二跨导器,用来放大接收信号以及输出一第二放大后接收信号;以及一第二混频器,用来对第二跨导器输出的第二放大后接收信号进行降频转换;一基频放大器,包括一输入端及一输出端;及一第一电阻,用来将基频放大器的输入端耦接至输出端,以及将第二跨导器输出的第二放大后接收信号从电流转换为电压,且设定第二接收器路径中的一电压增益。一第二电阻耦接至第一接收器路径以及第二接收器路径。
-
公开(公告)号:CN102868419A
公开(公告)日:2013-01-09
申请号:CN201210228907.4
申请日:2012-07-03
申请人: 联发科技股份有限公司
发明人: 廖之帆
IPC分类号: H04B1/40
CPC分类号: H04B1/52 , H03F1/347 , H03F3/193 , H03F3/45183 , H03F2200/294 , H03F2203/45386 , H03F2203/45481 , H03F2203/45621 , H03H7/1775 , H03H7/40 , H03H7/42 , H04B1/581
摘要: 本发明提供一种收发器以及集成电路,该集成电路包括一平衡不平衡变压器、一晶体管对、以及一衰减电感绕组。该平衡不平衡变压器具有一外部边缘,包括一一次绕组以及一二次绕组。该一次绕组接收一输入信号。该二次绕组磁性耦接至该一次绕组,并且将该输入信号转换至一差分形式。该晶体管对连接至该二次绕组,放大该输入信号。该衰减电感绕组连接至该晶体管对,位于该平衡不平衡变压器的外部边缘之内。上述收发器以及集成电路,能够降低收发器电路的尺寸大小并且减少制造费用。
-
-
-
-
-
-
-
-
-