一种低功耗的芯片唤醒方法、电路、芯片、系统及介质

    公开(公告)号:CN111984335A

    公开(公告)日:2020-11-24

    申请号:CN202010846584.X

    申请日:2020-08-21

    摘要: 本发明提供了一种低功耗的芯片唤醒方法、电路、芯片、系统及介质,其在不影响功能的前提下,降低芯片功耗,考虑外界环境对唤醒系统的准备时间的影像,使芯片功耗达到最低,方法包括以下步骤:设置唤醒间隔时间和唤醒调整时间,芯片系统在休眠中经过唤醒间隔时间减去唤醒调整时间的时长后,模拟模块准备唤醒芯片系统,在每次模拟模块准备唤醒芯片系统时进行计时,统计模拟模块准备唤醒芯片系统的用时,将上一次模拟模块准备唤醒芯片系统的用时叠加裕度时间,作为下一次的唤醒调整时间,不断更新唤醒调整时间以降低芯片唤醒功耗。

    一种串行通信总线数据校验方法和系统

    公开(公告)号:CN114237973B

    公开(公告)日:2022-05-06

    申请号:CN202210170203.X

    申请日:2022-02-24

    IPC分类号: G06F11/10 G06F13/42

    摘要: 本发明涉及一种串行通信总线数据校验方法和系统,所述方法包括:步骤S1:发送设备以数据块为单位发送数据,每次发送一个数据块或两个数据块后等待第一间隔后继续发送数据;数据块的发送持续到所有待发送数据均发送完毕为止;步骤S2:接收设备接收数据块并存入接收缓冲寄存器;对接收缓冲寄存器中的数据块内容做数据校验和/或纠错;基于校验结果累加计数器以改变接收设备和发送设备的状态,并基于校验结果发送反馈信息。本发明进一步增加了数据通信效率,提高了串行通信正确率。

    一种高可靠性的锁相环模块及其输出时钟的切换方法

    公开(公告)号:CN112104358A

    公开(公告)日:2020-12-18

    申请号:CN202010940406.3

    申请日:2020-09-09

    IPC分类号: H03L7/085 H03L7/089

    摘要: 一种高可靠性锁相环模块,所述锁相环模块包括锁相环单元、锁相环监测单元、时钟切换单元,所述锁相环单元连接至所述锁相环监测单元,所述锁相环监测单元的输出和所述锁相环单元的输出分别连接至所述时钟切换单元,所述锁相环监测单元用于对所述锁相环单元的工作状态或参数进行监测,所述时钟切换单元根据所述锁相环监测单元的监测结果对所述锁相环模块的输出时钟进行切换。上述技术方案中能够实现锁相环输出时钟的自动切换,降低了功耗,节约了成本,且能够避免因锁相环失锁以及锁相环输入参考时钟发生抖动所导致的系统故障、崩溃等问题,极大地提高了系统的稳定性和可靠性。

    一种芯片的时序控制方法

    公开(公告)号:CN114879811B

    公开(公告)日:2022-09-20

    申请号:CN202210811721.5

    申请日:2022-07-12

    IPC分类号: G06F1/04 G06F9/445

    摘要: 本发明涉及一种芯片的时序控制方法,所述方法包括:对芯片上包含的模块作层次划分,通过基于第一配置数据块和第二配置数据块的螺旋控制方式分次加载第二配置数据并作配置;差异化的管理第二配置数据块以对第二模块组作静态最优配置;基于历史信息获取第三配置模块并在恰当的时机覆盖替换第二配置模块以利用实时检测信息作动态配置;本发明通过基于第一配置数据块和第二配置数据块的螺旋控制方式减少参与后续工作的模块集合,自适应的设置和不同配置方式对应的重新配置次数为不同的配置方式提供差异化的配置冗余程度、使得模块能够获取最高效的配置方式,从而提高了芯片工作效率。

    一种芯片的时序控制方法

    公开(公告)号:CN114879811A

    公开(公告)日:2022-08-09

    申请号:CN202210811721.5

    申请日:2022-07-12

    IPC分类号: G06F1/04 G06F9/445

    摘要: 本发明涉及一种芯片的时序控制方法,所述方法包括:对芯片上包含的模块作层次划分,通过基于第一配置数据块和第二配置数据块的螺旋控制方式分次加载第二配置数据并作配置;差异化的管理第二配置数据块以对第二模块组作静态最优配置;基于历史信息获取第三配置模块并在恰当的时机覆盖替换第二配置模块以利用实时检测信息作动态配置;本发明通过基于第一配置数据块和第二配置数据块的螺旋控制方式减少参与后续工作的模块集合,自适应的设置和不同配置方式对应的重新配置次数为不同的配置方式提供差异化的配置冗余程度、使得模块能够获取最高效的配置方式,从而提高了芯片工作效率。

    一种处理单元任务调度方法和装置

    公开(公告)号:CN114356534A

    公开(公告)日:2022-04-15

    申请号:CN202210255520.1

    申请日:2022-03-16

    IPC分类号: G06F9/48 G06F9/50

    摘要: 本发明涉及一种处理单元任务调度方法和装置,所述方法包括:在调度时机到来时,判断是否存在针对调度时机所涉及的空闲处理单元的预测断言;在预测断言时,获取所述预测断言关联的目标任务对,将所述目标任务对中的次任务调度到所述空闲处理单元执行;主任务在预测断言创建后被调度到第一处理单元上执行。本发明从任务需求情况估计以及硬件资源管理的角度出发,通过构建目标任务对的方式扩展了任务和资源融合的范围,在实现良好的任务共享执行的基础上,在任务需求和硬件资源之间达到平衡,并最终提高处理单元任务调度效率。

    一种串行通信总线数据校验方法和系统

    公开(公告)号:CN114237973A

    公开(公告)日:2022-03-25

    申请号:CN202210170203.X

    申请日:2022-02-24

    IPC分类号: G06F11/10 G06F13/42

    摘要: 本发明涉及一种串行通信总线数据校验方法和系统,所述方法包括:步骤S1:发送设备以数据块为单位发送数据,每次发送一个数据块或两个数据块后等待第一间隔后继续发送数据;数据块的发送持续到所有待发送数据均发送完毕为止;步骤S2:接收设备接收数据块并存入接收缓冲寄存器;对接收缓冲寄存器中的数据块内容做数据校验和/或纠错;基于校验结果累加计数器以改变接收设备和发送设备的状态,并基于校验结果发送反馈信息。本发明进一步增加了数据通信效率,提高了串行通信正确率。

    一种处理单元任务调度方法和装置

    公开(公告)号:CN114356534B

    公开(公告)日:2022-06-03

    申请号:CN202210255520.1

    申请日:2022-03-16

    IPC分类号: G06F9/48 G06F9/50

    摘要: 本发明涉及一种处理单元任务调度方法和装置,所述方法包括:在调度时机到来时,判断是否存在针对调度时机所涉及的空闲处理单元的预测断言;在预测断言时,获取所述预测断言关联的目标任务对,将所述目标任务对中的次任务调度到所述空闲处理单元执行;主任务在预测断言创建后被调度到第一处理单元上执行。本发明从任务需求情况估计以及硬件资源管理的角度出发,通过构建目标任务对的方式扩展了任务和资源融合的范围,在实现良好的任务共享执行的基础上,在任务需求和硬件资源之间达到平衡,并最终提高处理单元任务调度效率。