一种数据预加载方法和装置

    公开(公告)号:CN114356588B

    公开(公告)日:2022-06-17

    申请号:CN202210268164.7

    申请日:2022-03-18

    IPC分类号: G06F9/50

    摘要: 本发明涉及一种数据预加载方法和装置,所述方法包括:步骤S1:获取任务执行时的处理单元运行参数和处理单元块运行参数;步骤S2:基于处理单元运行参数作处理单元块内数据预加载,并在处理单元块内整体任务资源受限时,进入步骤S3;步骤S3:判断三级cache的换入换出率是否超过第二阈值,如果否,则基于处理单元运行参数作处理单元块外的数据预加载;步骤S4:持续监测数据并判断数据预加载时机是否到来,如果是,则返回步骤S1;否则,持续监测数据。本发明通过数据预加载的方式来动态干预任务执行过程中对资源的需求的改变;解决瓶颈资源使用冲突的问题,从而最终提高系统的整体执行效率。

    一种高可靠性的锁相环模块及其输出时钟的切换方法

    公开(公告)号:CN112104358A

    公开(公告)日:2020-12-18

    申请号:CN202010940406.3

    申请日:2020-09-09

    IPC分类号: H03L7/085 H03L7/089

    摘要: 一种高可靠性锁相环模块,所述锁相环模块包括锁相环单元、锁相环监测单元、时钟切换单元,所述锁相环单元连接至所述锁相环监测单元,所述锁相环监测单元的输出和所述锁相环单元的输出分别连接至所述时钟切换单元,所述锁相环监测单元用于对所述锁相环单元的工作状态或参数进行监测,所述时钟切换单元根据所述锁相环监测单元的监测结果对所述锁相环模块的输出时钟进行切换。上述技术方案中能够实现锁相环输出时钟的自动切换,降低了功耗,节约了成本,且能够避免因锁相环失锁以及锁相环输入参考时钟发生抖动所导致的系统故障、崩溃等问题,极大地提高了系统的稳定性和可靠性。

    过零检测电路、电机驱动电路以及无刷直流电机系统

    公开(公告)号:CN116317721A

    公开(公告)日:2023-06-23

    申请号:CN202310566280.1

    申请日:2023-05-19

    IPC分类号: H02P6/12 H02P6/08

    摘要: 本发明公开一种过零检测电路、电机驱动电路以及无刷直流电机系统,涉及电机驱动技术领域。过零检测电路包括:过零检测模块,相位选择模块;过零检测模块中的相位输入端口接收无刷直流电机对应相位线圈中的反电动势;相位选择模块接收过零检测模块输出的延迟信号,并向过零检测模块输出用于指示待检测反电动势的对应相位指示信号,以供过零检测模块检测相应相位线圈中的反电动势。通过实施本发明实施例记载的技术方案,能够基于硬件电路对无刷直流电机的驱动进行控制,降低不可控的延时,提高电路实时性;降低电路对CPU过零检测算法的依赖,精简软件设计,以提高资源有效利用率。

    一种低功耗的芯片唤醒方法、电路、芯片、系统及介质

    公开(公告)号:CN111984335A

    公开(公告)日:2020-11-24

    申请号:CN202010846584.X

    申请日:2020-08-21

    摘要: 本发明提供了一种低功耗的芯片唤醒方法、电路、芯片、系统及介质,其在不影响功能的前提下,降低芯片功耗,考虑外界环境对唤醒系统的准备时间的影像,使芯片功耗达到最低,方法包括以下步骤:设置唤醒间隔时间和唤醒调整时间,芯片系统在休眠中经过唤醒间隔时间减去唤醒调整时间的时长后,模拟模块准备唤醒芯片系统,在每次模拟模块准备唤醒芯片系统时进行计时,统计模拟模块准备唤醒芯片系统的用时,将上一次模拟模块准备唤醒芯片系统的用时叠加裕度时间,作为下一次的唤醒调整时间,不断更新唤醒调整时间以降低芯片唤醒功耗。

    过零检测电路、电机驱动电路以及无刷直流电机系统

    公开(公告)号:CN116317721B

    公开(公告)日:2023-08-15

    申请号:CN202310566280.1

    申请日:2023-05-19

    IPC分类号: H02P6/12 H02P6/08

    摘要: 本发明公开一种过零检测电路、电机驱动电路以及无刷直流电机系统,涉及电机驱动技术领域。过零检测电路包括:过零检测模块,相位选择模块;过零检测模块中的相位输入端口接收无刷直流电机对应相位线圈中的反电动势;相位选择模块接收过零检测模块输出的延迟信号,并向过零检测模块输出用于指示待检测反电动势的对应相位指示信号,以供过零检测模块检测相应相位线圈中的反电动势。通过实施本发明实施例记载的技术方案,能够基于硬件电路对无刷直流电机的驱动进行控制,降低不可控的延时,提高电路实时性;降低电路对CPU过零检测算法的依赖,精简软件设计,以提高资源有效利用率。

    一种数据预加载方法和装置

    公开(公告)号:CN114356588A

    公开(公告)日:2022-04-15

    申请号:CN202210268164.7

    申请日:2022-03-18

    IPC分类号: G06F9/50

    摘要: 本发明涉及一种数据预加载方法和装置,所述方法包括:步骤S1:获取任务执行时的处理单元运行参数和处理单元块运行参数;步骤S2:基于处理单元运行参数作处理单元块内数据预加载,并在处理单元块内整体任务资源受限时,进入步骤S3;步骤S3:判断三级cache的换入换出率是否超过第二阈值,如果否,则基于处理单元运行参数作处理单元块外的数据预加载;步骤S4:持续监测数据并判断数据预加载时机是否到来,如果是,则返回步骤S1;否则,持续监测数据。本发明通过数据预加载的方式来动态干预任务执行过程中对资源的需求的改变;解决瓶颈资源使用冲突的问题,从而最终提高系统的整体执行效率。