无退出的宾客机至主机通知
    1.
    发明公开

    公开(公告)号:CN117157619A

    公开(公告)日:2023-12-01

    申请号:CN202180096650.9

    申请日:2021-06-25

    申请人: 英特尔公司

    IPC分类号: G06F9/30

    摘要: 描述了无退出的宾客机至主机(G2H)通知的实施例。在一些实施例中,G2H是经由指令提供的。示例性处理器包括:解码器电路,用于对单个指令进行解码,该单个指令包括用于操作码的字段;以及执行处理资源,用于根据至少操作码来执行经解码的单个指令,以引起从虚拟处理器到物理或虚拟处理器的无退出的宾客机至主机通知。

    用于缓解推测脆弱性的数据污染
    2.
    发明公开

    公开(公告)号:CN114692141A

    公开(公告)日:2022-07-01

    申请号:CN202111420869.8

    申请日:2021-11-26

    申请人: 英特尔公司

    IPC分类号: G06F21/55 G06F21/57

    摘要: 本申请公开了用于缓解推测脆弱性的数据污染。公开了用于动态地缓解推测脆弱性的实施例。在实施例中,一种装置包括推测脆弱性检测硬件和执行硬件。推测脆弱性检测硬件用于检测对推测性执行攻击的脆弱性,并且用于结合对推测性执行攻击的脆弱性的检测而提供来自第一操作的数据是被污染的指示。执行硬件用于在第二操作要被非推测性地执行的情况下使用数据执行第二操作,并且用于在第二操作要被推测性地执行并且数据是被污染的情况下阻止第二操作的执行。

    用户级处理器间中断
    3.
    发明公开

    公开(公告)号:CN115904649A

    公开(公告)日:2023-04-04

    申请号:CN202211136935.3

    申请日:2022-09-19

    申请人: 英特尔公司

    IPC分类号: G06F9/48

    摘要: 本申请公开了用户级处理器间中断。描述了用于用户级处理器间中断的处理器、方法和系统。在实施例中,处理系统包括存储器和处理核心。存储器用于存储与正在由处理系统执行的第一应用相关联的中断控制数据结构。处理核心包括指令解码器,该指令解码器用于对第一指令解码,该第一指令由第二应用调用以向第一应用发送处理器间中断;并且处理核心响应于经解码的指令而用于:确定处理器间中断的标识符与同第一应用相关联的通知中断向量相匹配,在中断控制数据结构中设置与处理器间中断的标识符相对应的待决中断标志,以及调用用于由中断控制数据结构标识的处理器间中断的中断处理程序。

    主机至宾客机通知
    7.
    发明公开

    公开(公告)号:CN117377944A

    公开(公告)日:2024-01-09

    申请号:CN202280036766.8

    申请日:2022-01-26

    申请人: 英特尔公司

    IPC分类号: G06F9/455

    摘要: 公开了主机至宾客机(H2G)通知的方法和系统。H2G是经由指令提供的。指令是发送用户处理器间中断指令。示例性处理器包括:解码器电路,用于对单个指令解码,并且至少根据操作码执行经解码的单个指令,以引起从在第一物理处理器上的主机中运行的虚拟设备到在第二物理处理器上的宾客机中的虚拟处理器上运行的虚拟设备驱动程序的主机至宾客机通知。