延迟输入信号的电路和方法,显微镜和控制其的方法

    公开(公告)号:CN103427805A

    公开(公告)日:2013-12-04

    申请号:CN201310181159.3

    申请日:2013-05-16

    CPC classification number: G06F1/08 H03K5/13

    Abstract: 本发明提供延迟输入信号的电路和方法,显微镜和控制其的方法。该电路包括第一延迟单元(1)和第二延迟单元(2),输入信号被输入至第一延迟单元(1),第一延迟单元(1)将输入信号延迟第一时钟信号的k个周期以产生值xt_k,并将值xt_k传输至第二延迟单元(2)。第二延迟单元(2)包括转换器(3)和第二移位寄存器(4),转换器(3)通过n个导线与第二移位寄存器(4)连接;值xt_k和值xt_k-1输入至转换器(3),xt_k-1为被延迟第一时钟信号的k-1个周期的输入信号;转换器(3)配置为使得值xt_k-1输入至导线1至m,值xt_k输入至导线m+1至n,其中1≤m≤n;第二移位寄存器(4)将输入至导线1至n的值作为电路的输出信号连续地输出。

    延迟输入信号的电路和方法,显微镜和控制其的方法

    公开(公告)号:CN103427805B

    公开(公告)日:2015-08-12

    申请号:CN201310181159.3

    申请日:2013-05-16

    CPC classification number: G06F1/08 H03K5/13

    Abstract: 本发明提供延迟输入信号的电路和方法,显微镜和控制其的方法。该电路包括第一延迟单元(1)和第二延迟单元(2),输入信号被输入至第一延迟单元(1),第一延迟单元(1)将输入信号延迟第一时钟信号的k个周期以产生值xt_k,并将值xt_k传输至第二延迟单元(2)。第二延迟单元(2)包括转换器(3)和第二移位寄存器(4),转换器(3)通过n个导线与第二移位寄存器(4)连接;值xt_k和值xt_k-1输入至转换器(3),xt_k-1为被延迟第一时钟信号的k-1个周期的输入信号;转换器(3)配置为使得值xt_k-1输入至导线1至m,值xt_k输入至导线m+1至n,其中1≤m≤n;第二移位寄存器(4)将输入至导线1至n的值作为电路的输出信号连续地输出。

    用于控制显微镜的电路和方法

    公开(公告)号:CN103424860A

    公开(公告)日:2013-12-04

    申请号:CN201310183408.2

    申请日:2013-05-17

    CPC classification number: G02B21/365 G02B21/008 H01J37/224 H01J37/28

    Abstract: 本发明提供用于控制显微镜的电路和方法。该电路具有用于存储控制信息的低速存储器(1),控制器(7)配置用于基于控制信息控制显微镜参数,该电路具有数据载入器(3)和至少两个高速存储器(4.1,4.2),数据载入器(3)配置为使得将控制信息从低速存储器(1)交替地写入至少两个高速存储器(4.1,4.2)中的一个;电路具有多路复用器(5),多路复用器(5)允许控制器(7)以交替的方式访问至少两个高速存储器(4.1,4.2)中的一个以读取控制信息;以及数据载入器(3)配置用于控制多路复用器(5)使得数据载入器(3)的写操作和控制器(7)的读操作不在同一个高速存储器(4.1,4.2)中同时发生。

    用于控制显微镜的电路和方法

    公开(公告)号:CN103424860B

    公开(公告)日:2017-05-17

    申请号:CN201310183408.2

    申请日:2013-05-17

    CPC classification number: G02B21/365 G02B21/008 H01J37/224 H01J37/28

    Abstract: 本发明提供用于控制显微镜的电路和方法。该电路具有用于存储控制信息的低速存储器(1),控制器(7)配置用于基于控制信息控制显微镜参数,该电路具有数据载入器(3)和至少两个高速存储器(4.1,4.2),数据载入器(3)配置为使得将控制信息从低速存储器(1)交替地写入至少两个高速存储器(4.1,4.2)中的一个;电路具有多路复用器(5),多路复用器(5)允许控制器(7)以交替的方式访问至少两个高速存储器(4.1,4.2)中的一个以读取控制信息;以及数据载入器(3)配置用于控制多路复用器(5)使得数据载入器(3)的写操作和控制器(7)的读操作不在同一个高速存储器(4.1,4.2)中同时发生。

    产生控制信号的电路和方法、显微镜和控制其的方法

    公开(公告)号:CN103427792B

    公开(公告)日:2016-02-24

    申请号:CN201310183393.X

    申请日:2013-05-17

    CPC classification number: H03K5/15 G02B21/16 H03K5/131 H03K5/15013

    Abstract: 本发明提供产生控制信号的电路和方法、显微镜和控制其的方法。该电路被配置用于产生和输出至少两个相互相移的控制信号,其中,电路(2)具有多个发生器电路(1),独立发生器电路(1)被提供用于电路(2)输出的每个控制信号(PULSE_OUT);每个发生器电路(1)具有用于存储相位值的相位值存储器(4),相位值限定相移;每个发生器电路(1)具有激活输入端(6),以及响应施加在激活输入端(6)的激活电平,启动以相位值限定的量相移的控制信号(PULSE_OUT)的产生;以及多个发生器电路(1)的激活输入端(6)一起连接至用于同时输出激活电平至多个发生器电路(1)的激活电路(8)。

    产生控制信号的电路和方法、显微镜和控制其的方法

    公开(公告)号:CN103427792A

    公开(公告)日:2013-12-04

    申请号:CN201310183393.X

    申请日:2013-05-17

    CPC classification number: H03K5/15 G02B21/16 H03K5/131 H03K5/15013

    Abstract: 本发明提供产生控制信号的电路和方法、显微镜和控制其的方法。该电路被配置用于产生和输出至少两个相互相移的控制信号,其中,电路(2)具有多个发生器电路(1),独立发生器电路(1)被提供用于电路(2)输出的每个控制信号(PULSE_OUT);每个发生器电路(1)具有用于存储相位值的相位值存储器(4),相位值限定相移;每个发生器电路(1)具有激活输入端(6),以及响应施加在激活输入端(6)的激活电平,启动以相位值限定的量相移的控制信号(PULSE_OUT)的产生;以及多个发生器电路(1)的激活输入端(6)一起连接至用于同时输出激活电平至多个发生器电路(1)的激活电路(8)。

Patent Agency Ranking