支持多种编码率和编码长度的编码器

    公开(公告)号:CN108270449A

    公开(公告)日:2018-07-10

    申请号:CN201710822190.9

    申请日:2017-09-13

    发明人: J.贝尔 D.K.达什

    IPC分类号: H03M13/11 H03M13/29 G06F11/10

    摘要: 公开了一种支持多种编码率和编码长度的编码器。可以基于选择的编码率和编码长度按大小缩放由编码器利用的移位寄存器。移位寄存器对矩阵的位序列进行移位,而不需要寄存器内的固定馈送点。矩阵和位序列的大小基于选择的编码率或编码长度,并且编码器将位序列加载到移位寄存器的第一部分中,并且将位序列的划分加载到移位寄存器的位于与第一部分相邻的第二部分中。编码器周期性地从存储器重新填充移位寄存器,以模拟无需馈送点的位序列的循环移位。因此,降低了编码器的复杂度。

    支持多种编码率和编码长度的编码器

    公开(公告)号:CN108270449B

    公开(公告)日:2021-05-04

    申请号:CN201710822190.9

    申请日:2017-09-13

    发明人: J.贝尔 D.K.达什

    IPC分类号: H03M13/11 H03M13/29 G06F11/10

    摘要: 公开了一种支持多种编码率和编码长度的编码器。可以基于选择的编码率和编码长度按大小缩放由编码器利用的移位寄存器。移位寄存器对矩阵的位序列进行移位,而不需要寄存器内的固定馈送点。矩阵和位序列的大小基于选择的编码率或编码长度,并且编码器将位序列加载到移位寄存器的第一部分中,并且将位序列的划分加载到移位寄存器的位于与第一部分相邻的第二部分中。编码器周期性地从存储器重新填充移位寄存器,以模拟无需馈送点的位序列的循环移位。因此,降低了编码器的复杂度。

    逐渐缩减大小的可变节点存储器

    公开(公告)号:CN108268338A

    公开(公告)日:2018-07-10

    申请号:CN201710831073.9

    申请日:2017-09-14

    IPC分类号: G06F11/10 H03M13/11

    摘要: 本主题技术提供了一种在支持多种码率的同时选择低密度奇偶校验解码操作中节省可变节点存储器的解码解决方案。一种解码器包括多个变量存储器,可变节点存储器中的每一个具有基于与所述可变节点存储器相关联的各个可变节点相对于一系列可变节点中的第一可变节点的位置的预定的存储器容量;码率决定了使用多少个可变节点存储器,以及在每个存储器中所存储的数据的大小。存储器的容量是预定的,使得随着解码器使用的码率和存储器数量的增加或者减少,最大化每个可变节点存储器的存储器容量的利用。

    逐渐缩减大小的可变节点存储器

    公开(公告)号:CN108268338B

    公开(公告)日:2021-03-23

    申请号:CN201710831073.9

    申请日:2017-09-14

    IPC分类号: G06F11/10 H03M13/11

    摘要: 本主题技术提供了一种在支持多种码率的同时选择低密度奇偶校验解码操作中节省可变节点存储器的解码解决方案。一种解码器包括多个变量存储器,可变节点存储器中的每一个具有基于与所述可变节点存储器相关联的各个可变节点相对于一系列可变节点中的第一可变节点的位置的预定的存储器容量;码率决定了使用多少个可变节点存储器,以及在每个存储器中所存储的数据的大小。存储器的容量是预定的,使得随着解码器使用的码率和存储器数量的增加或者减少,最大化每个可变节点存储器的存储器容量的利用。