一种斩波稳定西格玛-德尔塔调制器

    公开(公告)号:CN102545908B

    公开(公告)日:2014-05-28

    申请号:CN201210004220.2

    申请日:2012-01-09

    IPC分类号: H03M3/02

    CPC分类号: H03M3/34 H03M3/43 H03M3/454

    摘要: 模数转换器(ADC)有斩波稳定∑Δ调制器(SDM)。SDM使用开关电容积分器去取样、保持和积分模拟输入,以响应非重叠多相位时钟。在第一阶段积分器里的运算放大器的输入和输出上加入斩波乘法器。斩波乘法器交换或传输通过差分输入,以响应非重叠斩波时钟。主时钟运行在多相位时钟的频率上,该频率除降后产生斩波时钟。延迟线保证斩波时钟边沿出现在多相位时钟边沿之前。当多相位时钟发生变化时,斩波乘法器已经切换并因此稳定了,所以由多相位时钟控制的开关上的电荷注入不会立刻被斩波乘法器调制。这样的计时安排增加了时间去响应开关上的电荷注入,提高了线性特征。

    可调整功率和性能的可设置级联西格玛-德尔塔模数转换器

    公开(公告)号:CN102594350A

    公开(公告)日:2012-07-18

    申请号:CN201210019318.5

    申请日:2012-01-20

    IPC分类号: H03M1/12 H03M3/00

    CPC分类号: H03M3/392 H03M3/414

    摘要: 一个可调整功率和性能的可设置级联西格玛-德尔塔模数调制器,有几个调制器回路,其有一组或两组积分器、加法器、定标器、量化器,产生一回路输出。每个回路的输入数据选择器选择一总输入或前一回路的回路输出,使得调制器回路可以串联级联或分开单独运行。每个调制器回路之后的滤波设置数据选择器选择回路输出或任一前回路的回路输出或零。每个滤波设置数据选择器驱动一输入到一改进的CIC滤波器。改进的CIC滤波器有一初始延迟阶段和相继的积分器阶段,初始延迟阶段接收第一滤波设置数据选择器输出,每个积分器阶段接收相继的滤波设置数据选择器输出。改进的CIC滤波器是一数字转换滤波器和一CIC滤波器的组合。

    一种斩波稳定西格玛-德尔塔调制器

    公开(公告)号:CN102545908A

    公开(公告)日:2012-07-04

    申请号:CN201210004220.2

    申请日:2012-01-09

    IPC分类号: H03M3/02

    CPC分类号: H03M3/34 H03M3/43 H03M3/454

    摘要: 模数转换器(ADC)有斩波稳定∑Δ调制器(SDM)。SDM使用开关电容积分器去取样、保持和积分模拟输入,以响应非重叠多相位时钟。在第一阶段积分器里的运算放大器的输入和输出上加入斩波乘法器。斩波乘法器交换或传输通过差分输入,以响应非重叠斩波时钟。主时钟运行在多相位时钟的频率上,该频率除降后产生斩波时钟。延迟线保证斩波时钟边沿出现在多相位时钟边沿之前。当多相位时钟发生变化时,斩波乘法器已经切换并因此稳定了,所以由多相位时钟控制的开关上的电荷注入不会立刻被斩波乘法器调制。这样的计时安排增加了时间去响应开关上的电荷注入,提高了线性特征。

    可调整功率和性能的可设置级联西格玛-德尔塔模数转换器

    公开(公告)号:CN102594350B

    公开(公告)日:2014-09-03

    申请号:CN201210019318.5

    申请日:2012-01-20

    IPC分类号: G06F7/00 H03M1/12 H03M3/00

    CPC分类号: H03M3/392 H03M3/414

    摘要: 一个可调整功率和性能的可设置级联西格玛-德尔塔模数调制器,有几个调制器回路,其有一组或两组积分器、加法器、定标器、量化器,产生一回路输出。每个回路的输入数据选择器选择一总输入或前一回路的回路输出,使得调制器回路可以串联级联或分开单独运行。每个调制器回路之后的滤波设置数据选择器选择回路输出或任一前回路的回路输出或零。每个滤波设置数据选择器驱动一输入到一改进的CIC滤波器。改进的CIC滤波器有一初始延迟阶段和相继的积分器阶段,初始延迟阶段接收第一滤波设置数据选择器输出,每个积分器阶段接收相继的滤波设置数据选择器输出。改进的CIC滤波器是一数字转换滤波器和一CIC滤波器的组合。

    一个精确的带隙基准源的双向微调方法和电路

    公开(公告)号:CN101813960B

    公开(公告)日:2013-10-23

    申请号:CN201010109797.0

    申请日:2010-01-20

    IPC分类号: G05F3/30

    摘要: 一个带隙基准电路有上调电阻器和下调电阻器,用于进行双向微调。PNP晶体管将基极和集电极接地,并将发射极连接到并联电阻器。一个差值电阻器驱动一个运算放大器的反相输入端,其驱动一个产生带隙基准电压Vbg的晶体管。传感电阻器连接Vbg到一个分支节点,其通过第一并联电阻器连接到非反相输入端。分支节点也通过第二并联电阻器连接到反相输入端。熔丝或开关启用上调和下调电阻器。上调电阻器与传感电阻器串联,下调电阻器与一个输出电阻器串联,其连接Vbg到基准电压Vref。电路可以专为一个典型过程而设计,因为双向微调允许提高或降低Vref。当定位于某个典型值时,许多电路不需要进行微调。

    用于芯片上交流直流转换的自启动晶体管全波整流器

    公开(公告)号:CN103151944A

    公开(公告)日:2013-06-12

    申请号:CN201310053576.X

    申请日:2013-02-19

    IPC分类号: H02M7/219

    摘要: 基于晶体管的全波桥式整流器非常适合低交流输入电压应用,如射频识别(RFID)装置接收到的电压。由于桥式二极管而引起的电压降可以得到避免。四个p-沟道晶体管安排成桥式在交流输入端,产生一个内部电源电压。一个比较器接收该交流输入并控制升压驱动器的时序,升压驱动器利用高于峰值交流电压的提升电压交替驱动四个p-沟道晶体管的栅极。四个二极管接法晶体管与四个p-沟道桥式晶体管并联,在初始启动阶段传导电流,然后比较器和升压驱动器再运行。衬底在桥的电源电压那一半边连接到电源电压,在桥的接地那一半边连接到交流输入,以便完全断开晶体管,防止反向电流流动。该晶体管桥可以集成到系统芯片上。