-
公开(公告)号:CN101944932B
公开(公告)日:2015-04-08
申请号:CN201010289081.3
申请日:2003-10-02
申请人: 高通股份有限公司
IPC分类号: H04B1/7103
CPC分类号: H04B1/7103
摘要: 可以通过引入远近情况而大大减少多址干扰,在远近情况下,选择近处和远处的移动站(“远”和“近”基于信号强度),在这些和其他移动站间分配资源,且将要在传输间隔内发送的数据分组化,使得到远处移动站的数据与到近处移动站的数据一起被发送。然后合适地调度前向链路信号。从近处移动站处接收到的复合信号中对到远处移动站和近处移动站的信号进行解码。到远处移动站的信号然后从近处移动站处接收到的复合信号中被移去。
-
公开(公告)号:CN1539204B
公开(公告)日:2010-04-21
申请号:CN02815593.9
申请日:2002-06-26
申请人: 高通股份有限公司
CPC分类号: H03M13/3905 , H03M13/2957 , H03M13/2975 , H03M13/3707 , H03M13/3776 , H03M13/3911 , H03M13/6337 , H03M13/6577 , H03M13/658
摘要: 当要被解码的码段中的位的标度信息未知时,改善Turbo解码器的性能的技术。形成多个用于该码段的假设,每个假设对应于用于解码该码段的一组一个或多个参数的一个或多个特定的值。对于MAP解码方案,这些参数可为用于在解码之前标度位的标度因数和/或用于估计MAP解码的函数(例如min*)的标度。该码段基于MAP解码方案并按照每个假设被解码。基于一个或多个性能度量确定每个假设的解码结果的质量。最佳假设的解码比特被提供作为Turbo解码器的输出。
-
公开(公告)号:CN100593307C
公开(公告)日:2010-03-03
申请号:CN03814260.0
申请日:2003-05-06
申请人: 高通股份有限公司
发明人: 许大山
IPC分类号: H04L25/02
CPC分类号: H04L25/0228 , H04L1/0618 , H04L25/0206
摘要: 公开了用于快速变化环境中的信道估计的技术。一方面,在当前接收到的码元包括主要和分集信道之差(614)时更新差异估计(630),而在当前接收到的码元包括主要和分集信道之和(612)时更新总和估计(620)。主要信道和分集信道是从所述总和估计和差异估计中估计的(640)。这个好处在于结合了最新接收到的码元、导致更准确的信道估计、因此改进了的解调性能、增加了的系统容量以及降低了所需的发送功率。
-
-
公开(公告)号:CN1698303A
公开(公告)日:2005-11-16
申请号:CN03819182.2
申请日:2003-08-19
申请人: 高通股份有限公司
CPC分类号: H04W52/265 , H04L1/0002 , H04L1/0003 , H04L1/0006 , H04L1/0009 , H04L1/0066 , H04L1/007 , H04L1/1664 , H04L1/1819 , H04L1/20 , H04W52/267
摘要: 本发明涉及一种关于通信的系统和技术。所述系统和技术包括在第一能量级把第一信号发送到远程位置和随后在第二能量级把第二信号发送到远程位置,在所述远程位置确定作为目标质量参数功能的目标传输能量级,以及计算作为所述目标传输能量级函数的第二能量级和所述第一能量级。应当强调的是此摘要仅用于帮助搜索者或其他读者很快地弄清本技术公开的主题。应当理解其将不用来解释或限定权利要求的范围或意图。
-
公开(公告)号:CN1666436A
公开(公告)日:2005-09-07
申请号:CN01819253.X
申请日:2001-11-14
申请人: 高通股份有限公司
IPC分类号: H04B7/005
CPC分类号: H04W52/343 , H04W52/08 , H04W52/12 , H04W52/20 , H04W52/24 , H04W52/241 , H04W52/346 , H04W52/36 , H04W52/362
摘要: 在无线通信系统(10)中,具有各个传输信道所组成的复合传输信道,该方法适用于闭环功率控制,其中外部环路的多个例子是以并行的方式来进行的。该方法根据各个信道的信道质量特性确定了复合信道的信号一干扰的比率(SIR)。在一个实施例中,信道的质量特性是循环冗余校验(CRC)的结果。
-
公开(公告)号:CN1529943A
公开(公告)日:2004-09-15
申请号:CN02812844.3
申请日:2002-05-09
申请人: 高通股份有限公司
CPC分类号: H04L1/005 , H03M13/2714 , H03M13/2771 , H03M13/2957 , H03M13/6566 , H04L1/0055 , H04L1/0068 , H04L1/0071
摘要: 存储Turbo解码器的中间结果的缓冲器结构。为增加访问吞吐量,缓冲器结构设计成支持对每个访问周期对两个或多个比特的APP数据的同时访问。为避免访问争用,存储体被分配到用于码交织的二维数组的行和列使得相继比特的APP数据从不同存储体被访问。为支持“线性”寻址,存储体能被按排为两个集合,它们被分配给数组的偶数和奇数列。为支持“经交织”寻址,存储体可能被分配到数组的行组使得在经交织的数组内的相邻行被分配到不同的组。
-
公开(公告)号:CN101373997B
公开(公告)日:2016-08-03
申请号:CN200810166507.9
申请日:2001-11-14
申请人: 高通股份有限公司
IPC分类号: H04B7/005
CPC分类号: H04W52/343 , H04W52/08 , H04W52/12 , H04W52/20 , H04W52/24 , H04W52/241 , H04W52/346 , H04W52/36 , H04W52/362
摘要: 在无线通信系统(10)中,具有各个传输信道所组成的复合传输信道,该方法适用于闭环功率控制,其中外部环路的多个例子是以并行的方式来进行的。该方法根据各个信道的信道质量特性确定了复合信道的信号—干扰的比率(SIR)。在一个实施例中,信道的质量特性是循环冗余校验(CRC)的结果。
-
公开(公告)号:CN101394189B
公开(公告)日:2012-10-10
申请号:CN200810214693.9
申请日:2002-05-09
申请人: 高通股份有限公司
CPC分类号: H04L1/005 , H03M13/2714 , H03M13/2771 , H03M13/2957 , H03M13/6566 , H04L1/0055 , H04L1/0068 , H04L1/0071
摘要: 存储Turbo解码器的中间结果的缓冲器结构。为增加访问吞吐量,缓冲器结构设计成支持对每个访问周期对两个或多个比特的APP数据的同时访问。为避免访问争用,存储体被分配到用于码交织的二维数组的行和列使得相继比特的APP数据从不同存储体被访问。为支持“线性”寻址,存储体能被按排为两个集合,它们被分配给数组的偶数和奇数列。为支持“经交织”寻址,存储体可能被分配到数组的行组使得在经交织的数组内的相邻行被分配到不同的组。
-
公开(公告)号:CN101557639A
公开(公告)日:2009-10-14
申请号:CN200910141417.9
申请日:2002-08-20
申请人: 高通股份有限公司
CPC分类号: H04W52/12 , H04W52/20 , H04W52/267 , H04W52/283 , H04W52/286 , H04W52/44
摘要: 一种更有效地控制使用多种格式(例如速率、传输格式)的数据传输的发射功率的技术。给定的数据信道(例如传输信道)的不同格式可能需要不同的目标SNIR以获得特定的BLER。在一方面,可能为每个数据信道的每个格式规定单个的目标BLER。在另一方面,提供了多种功率控制方案以获得不同的格式的不同目标SNIR。在第一功率控制方案中,为多种格式维持多个单个外环路。对每种格式,其相关联的外环路试图设定目标SNIR,以获得为该格式规定的目标BLER。在第二功率控制方案种,维持多个单个外环路且基站进一步对不同的格式的发射功率电平应用不同的调整。
-
-
-
-
-
-
-
-
-