-
公开(公告)号:CN117728811B
公开(公告)日:2025-01-14
申请号:CN202311510157.4
申请日:2023-11-13
Applicant: 中科南京智能技术研究院
IPC: H03K17/22
Abstract: 本发明公开了一种低漏电延迟型上电复位电路,涉及复位电路技术领域,在系统电源电压开始上升时,第一NMOS管和第二NMOS管输出参考电压控制第一PMOS管的栅极,当系统电源电压不足以使第一PMOS管开启时,第一PMOS管关断,不向电容充电。下拉补偿电路将电容的电压下拉到低电平。随着系统电源电压的升高,第一PMOS管开启,逐渐将电容充电到高电平,复位信号RSTN也由低电平变为高电平,电路进入稳态模式。进入稳态后,第三PMOS管和第六PMOS管关断,切断上电检测电路和下拉补偿电路的漏电通路,进而大幅度降低漏电。本申请解决了当前上电复位电路静态功耗过高的问题。
-
公开(公告)号:CN119254375A
公开(公告)日:2025-01-03
申请号:CN202411774430.9
申请日:2024-12-05
Applicant: 中科南京智能技术研究院
IPC: H04J3/06
Abstract: 本发明提供一种基于FPGA的时钟同步系统,包括:模数转换器ADC及相位鉴别器;相位鉴别器用于确定第一本地时钟与从节点的第二本地时钟之间的第一相位差信号;ADC用于将第一相位差信号转换为第二相位差信号;从节点用于根据第二相位差信号、同步报文从主节点发出的第一时间戳、同步报文到达从节点的第二时间戳、从节点发出延时请求报文的第三时间戳以及延时请求报文到达主节点的第四时间戳确定时间偏差;如此,先利用相位鉴别器及ADC确定出主节点和从节点之间的相位差,在确定时间偏差时将相位差考虑进去,可提高时间偏差的确定精度,进而提高主从节点之间的同步精度;并且不需要特定的网络以及软件配置,降低成本及复杂度。
-
公开(公告)号:CN117331527B
公开(公告)日:2024-12-03
申请号:CN202311297074.1
申请日:2023-10-09
Applicant: 中科南京智能技术研究院
IPC: G06F7/501
Abstract: 本发明公开了一种存内计算近似全加器,包括异或门电路,用于接收本位输入信号A和本位输入信号B并进行异或运算,生成异或运算结果;非门电路,用于接收进位输入信号CI并进行非运算,生成非运算结果;第一与门电路,用于接收异或运算结果、非运算结果以及进位输入信号CI并进行与运算,生成本位输出信号S;第二与门电路,用于接收异或运算结果、非运算结果以及进位输入信号CI并进行与运算,生成进位输出信号CO;本发明能够大幅度降低全加器的功耗和面积,同时全摆幅的输出保证在加法树中该全加器能够稳定工作。
-
公开(公告)号:CN117953941B
公开(公告)日:2024-11-26
申请号:CN202410071141.6
申请日:2024-01-17
Applicant: 中科南京智能技术研究院
IPC: G11C11/408 , G11C11/4094 , G11C11/4097
Abstract: 本发明公开了一种分裂字线的存内计算电路及存储器,涉及集成电路技术领域,在读取数据时,第一字线控制第一外侧读写开关导通,第二字线控制第一内侧写开关截止。第一位线通过第一虚拟存储节点读取数据。第一字线控制第二外侧读写开关导通,第三字线控制第二内侧写开关截止。第二位线通过第二虚拟存储节点读取数据。因第一真实存储节点存储的数据与第一虚拟存储节点存储的数据相同,第二真实存储节点存储的数据与第二虚拟存储节点存储的数据相同,所以读取第一虚拟存储节点、第二虚拟存储节点的数据即可。本申请在读取数据时,通过内侧写开关防止了位线与真实存储节点直接相连,导致真实存储节点抵制噪声的能力得到增强。
-
公开(公告)号:CN117710334B
公开(公告)日:2024-11-26
申请号:CN202311740451.4
申请日:2023-12-15
Applicant: 中科南京智能技术研究院
IPC: G06T7/00 , G06V10/82 , G06V10/26 , G06V10/766 , G06N3/0464 , G06N3/09
Abstract: 本申请公开了图像物体检测方法、装置、介质和设备,方法应用的单阶段目标检测算法的网络架构还包括软监督子网络,方法包括:通过主干网络对目标图像进行特征提取以获取特征图;将特征图输入到分类子网络和所述回归子网络分别进行类别预测和位置预测;针对输入到回归子网络的特征图,通过软监督子网络对该特征图进行处理后发送至分类子网络,以便基于分类子网络回传的语义梯度对回归子网络输出的位置预测结果进行软监督;根据分类子网络的类别预测结果和回归子网络的位置预测结果,输出所述目标图像的物体检测结果。通过本申请提供的技术方案能够提高单阶段目标检测算法对图像物体检测的准确性。
-
公开(公告)号:CN117749184B
公开(公告)日:2024-10-29
申请号:CN202311848411.1
申请日:2023-12-28
Applicant: 中科南京智能技术研究院
IPC: H03M1/12 , H03M1/00 , G06F15/78 , G11C11/417
Abstract: 本发明公开了一种存内模数转换电路、电路控制方法及存储器,涉及集成电路技术领域,存内模数转换电路包括:计算列,计算列用于存储神经网络权重数据;复制列,复制列用于存储预先设定的数据,复制列中的数据用于与计算列中的数据作比较;比较器,比较器分别连接计算列的位线和复制列的位线;控制复制列和计算列开启,控制复制列的位线电压依次减小,通过比较器对比计算列的位线电压和复制列的位线电压,当比较器的输出翻转时,则停止减小复制列的位线电压,根据复制列计算出计算列的模数转换值。本申请在大幅度地减少了功耗和面积的同时,也达到了抗PVT干扰的效果,提高了能效。
-
公开(公告)号:CN115886830B
公开(公告)日:2024-09-24
申请号:CN202211578452.9
申请日:2022-12-09
Applicant: 中科南京智能技术研究院
Abstract: 本发明公开了一种十二导联心电图的分类方法及系统,所述方法包括:从待分类心电图文件中获取待分类心电信号;对所述待分类心电信号进行预处理;将预处理后的所述待分类心电信号输入完成训练的基于多阶段注意力机制的混合神经网络,得到分类结果;其中,所述混合神经网络同时采用残差网络和双向门控循环单元网络进行基准模型的搭建,并结合注意力机制在不同阶段的数据相关性进行建模。
-
公开(公告)号:CN118629409A
公开(公告)日:2024-09-10
申请号:CN202411103547.4
申请日:2024-08-13
Applicant: 中科南京智能技术研究院
Abstract: 本发明公开了一种基于时域残差层的说话人识别方法及系统,包括:准备训练数据集,训练数据集中的每项数据包含语音频谱和相应的说话人标签;构建说话人识别网络,包括说话人嵌入层模型与说话人分类层,说话人嵌入层模型依次包括卷积层,残差层、3个时域残差层、逐通道卷积、池化层和全连接层;采用训练数据集训练说话人识别网络,移除完成训练的说话人分类层,获得完成训练的说话人嵌入层模型;采用训练好的说话人嵌入层模型对实时音频数据进行说话人识别,判断实时音频数据对应说话人与注册说话人是同一说话人。本发明在说话人嵌入层模型中应用时域残差层,提高了说话人识别的识别率。
-
公开(公告)号:CN117271173B
公开(公告)日:2024-08-27
申请号:CN202311279659.0
申请日:2023-09-28
Applicant: 中科南京智能技术研究院
IPC: G06F11/00 , G06N3/048 , G06N3/0499 , G06N3/08
Abstract: 本发明公开了一种大规模存储器可靠性分析方法、装置、存储介质及设备,属于存储器性能分析技术领域,包括获取存储器中的超高维工艺参数;将所述超高维工艺参数分割成切片向量;将所述切片向量输入到训练好的存储器可靠性分析模型中,得到电路响应,完成存储器可靠性分析;根据“分而治之”的思想,先用sub‑RBF学习切片影响,然后用MLP恢复切片与电路响应之间的关系,实现效率和精度的同时提高。
-
公开(公告)号:CN116301718B
公开(公告)日:2024-08-02
申请号:CN202310270258.2
申请日:2023-03-20
Applicant: 中科南京智能技术研究院
IPC: G06F7/57
Abstract: 本发明公开一种计算x'&(x+1)的专用加速器及加速计算装置,专用加速器包括至少一个电路单元,至少一个所述电路单元包括与非门、与门、输入数值位、输出数值位、进位输入位、进位输出位;所述与非门中与门的输入端连接进位输入位,所述与非门中非门的输入端连接输入数值位,所述与非门的输出端连接输出数值位;所述与门的两个输入端分别连接输入数值位和进位输入位,输出端连接进位输出位。本发明为处理器或其他电路提供了一种能使其高速运算的加速器,其无需对ALU进行复杂设计,并去掉了ALU中冗余的部分,在无需调用计算单元、逻辑单元的前提下,通过简单逻辑门电路一步完成计算,实现了加速运算,且运算消耗的资源更少,成本、耗能更低。
-
-
-
-
-
-
-
-
-