-
公开(公告)号:CN104868919B
公开(公告)日:2018-06-15
申请号:CN201410190698.8
申请日:2014-05-07
申请人: 群联电子(马来西亚)股份有限公司
CPC分类号: H03K5/04 , H03K5/00006 , H03M1/66
摘要: 本发明提供一种时脉调整电路与数字模拟转换装置。此时脉调整电路包括选择电路与降频电路。选择电路是用于反应于输出时脉信号的频率来产生第一选择信号。降频电路是电性连接至选择电路,用于反应于第一选择信号的第一电平以第一倍率降低输入时脉信号的频率以产生输出时脉信号,并且反应于第一选择信号的第二电平以第二倍率降低输入时脉信号的频率以产生输出时脉信号。其中第一倍率不同于第二倍率。据此,可以减少电路的复杂度。
-
公开(公告)号:CN107872207A
公开(公告)日:2018-04-03
申请号:CN201710882701.6
申请日:2017-09-26
申请人: 迈络思科技有限公司
IPC分类号: H03K5/00
CPC分类号: H03K5/06 , G01R31/31725 , G06F1/3206 , G06F1/324 , H03K5/135 , H03K5/19 , H03K5/00 , H03K5/00006
摘要: 描述了使用电源电压监测电路和高分辨率自适应时钟延长电路来补偿集成电路上的电压下降的集成电路和方法。在一些示例性实施方式中,该方法包括监测集成电路上的电源电压,检测集成电路中如电源的动态损耗的电压下降,以及根据检测到的电压下降来延长当前时钟周期,以在下一个时钟周期之前为集成电路上的逻辑提供更多的时间来完成。
-
公开(公告)号:CN104868919A
公开(公告)日:2015-08-26
申请号:CN201410190698.8
申请日:2014-05-07
申请人: 群联电子(马来西亚)股份有限公司
CPC分类号: H03K5/04 , H03K5/00006 , H03M1/66
摘要: 本发明提供一种时脉调整电路与数字模拟转换装置。此时脉调整电路包括选择电路与降频电路。选择电路是用于反应于输出时脉信号的频率来产生第一选择信号。降频电路是电性连接至选择电路,用于反应于第一选择信号的第一电平以第一倍率降低输入时脉信号的频率以产生输出时脉信号,并且反应于第一选择信号的第二电平以第二倍率降低输入时脉信号的频率以产生输出时脉信号。其中第一倍率不同于第二倍率。据此,可以减少电路的复杂度。
-
公开(公告)号:CN101867357B
公开(公告)日:2014-07-23
申请号:CN200910159246.2
申请日:2009-08-10
申请人: 海力士半导体有限公司
发明人: 郑椿锡
CPC分类号: H03K5/133 , G06F7/68 , H03K5/00006 , H03K5/135 , H03K2005/00058
摘要: 给出了一种信号频率改变电路及其频率改变方法。所述信号频率改变电路包括延迟线、检测器、控制器、多路复用部件和输出部件。延迟线对应于延迟控制信号把时钟信号延迟第一延迟时间以便生成延迟信号,并且把所述时钟信号延迟短于第一延迟时间的第二延迟时间以便生成预频率改变时钟信号。检测器生成锁相完成信号。控制器顺序地移位延迟控制信号和多路复用控制信号。多路复用部件选择并输出预频率改变时钟信号之一。输出部件生成频率改变时钟信号。
-
公开(公告)号:CN103929153A
公开(公告)日:2014-07-16
申请号:CN201310011748.7
申请日:2013-01-11
申请人: 北大方正集团有限公司 , 方正信息产业控股有限公司 , 北京北大方正电子有限公司
发明人: 李丹
CPC分类号: H03K5/156 , H03K5/00006
摘要: 本发明实施例涉及印刷技术领域,特别涉及一种倍频处理方法和装置,用以解决打印图像的质量较差的问题。本发明实施例提供的倍频处理方法包括:针对编码器输出的两个相邻脉冲信号,根据两个相邻脉冲信号的时间间隔和纵向分辨率对应的倍频值,确定需要插入两个相邻脉冲信号之间的第一类脉冲信号和第二类脉冲信号;根据两个相邻脉冲信号对应的第一脉冲周期确定需要插入的第一类脉冲信号的周期,根据两个相邻脉冲信号对应的第二脉冲周期确定需要插入的第二类脉冲信号的周期;根据确定的第一类脉冲信号的周期和第二类脉冲信号的周期,对两个相邻脉冲信号进行倍频处理。本发明实施例实现了进一步提高图像的打印质量。
-
公开(公告)号:CN103532694A
公开(公告)日:2014-01-22
申请号:CN201310101441.6
申请日:2013-03-27
申请人: 矽统科技股份有限公司
发明人: 林松生
CPC分类号: H03K5/00006 , H03L7/00
摘要: 一种时钟脉冲信号的倍频方法及装置,提供一初始振荡信号,并且比较初始振荡信号和一参考信号,以产生一第一控制信号。至少根据第一控制信号,由一门槛值产生电路选择地输出至少一低门槛值和至少一高门槛值的其中一门槛值至一时钟脉冲输出电路。通过一数字逻辑模块处理初始振荡信号与选择输出的门槛值间的比较结果,以及处理初始振荡信号与一低电位信号间的比较结果,以更新一输出时钟脉冲信号。
-
公开(公告)号:CN103427627A
公开(公告)日:2013-12-04
申请号:CN201210381347.6
申请日:2012-10-10
申请人: 南亚科技股份有限公司
发明人: 赵光威
CPC分类号: H02M3/07 , H02M2001/0003 , H03K5/00006
摘要: 本发明涉及一种倍压装置以及其中振荡控制信号产生器,其中倍压装置、与控制该倍压装置一电荷泵(由一第一电压供电,提供一第二电压)的一振荡控制信号产生器。所述振荡控制信号产生器具有一第一输入端接收一基准振荡信号、一第二输入端接收一比较结果显示该第二电压是否高于一目标值、一第三输入端用于取得该电荷泵一输出端的电流消耗状况、以及一输出端输出一振荡控制信号控制该电荷泵。此外,该振荡控制信号产生器包括一逻辑电路。根据该比较结果与该电流消耗状况,该逻辑电路将该基准振荡信号的状态变化选择性地略去,以作为该振荡控制信号。
-
公开(公告)号:CN102355238A
公开(公告)日:2012-02-15
申请号:CN201110139328.8
申请日:2011-05-27
申请人: 索尼公司
CPC分类号: H04N5/3765 , G06F7/68 , H03K5/00006 , H03K5/1565 , H03M9/00
摘要: 一种时钟倍频电路,包括:第一和第二反相器,分别由第一时钟信号的正相或负相信号进行接通/断开控制,并且包括电流源端子和电流同步端子;电容性元件,提供在所述反相器的输出端之间;电流供给单元,如果第一时钟信号的频率增加,该电流供给单元增加该控制电流,并且将该控制电流提供给反相器的电流源端子,并且从反相器的电流同步端子,输出具有和到该电流源端子的控制电流的电流量相同电流量的控制电流;差分检测单元,接收电容性元件的两个电极之间的电势差分信号的输入并且产生具有90度相位差的第二时钟信号;以及倍频信号产生单元,其基于第一时钟信号和第二时钟信号产生第一时钟信号的二倍信号。
-
公开(公告)号:CN102027678A
公开(公告)日:2011-04-20
申请号:CN200980116837.X
申请日:2009-05-15
申请人: 高通股份有限公司
IPC分类号: H03K3/356 , H03K5/156 , H03K3/017 , H03K3/3562 , H03K5/00
CPC分类号: H03K3/356139 , H03K3/017 , H03K3/356121 , H03K3/35625 , H03K5/00006 , H03K5/1565
摘要: 本发明提供一种高速低功率锁存器,其包括三组晶体管。第一组晶体管基于具有非轨到轨或轨到轨电压摆动的时钟信号而为所述锁存器选择追踪模式或保持模式。第二组晶体管在所述追踪模式期间基于输入信号而捕获数据值且提供输出信号。第三组晶体管在所述保持模式期间存储所述数据值且提供所述输出信号。所述输入信号及输出信号具有轨到轨电压摆动。在另一方面中,信号产生器包括至少一个锁存器及一控制电路。所述锁存器接收时钟信号且产生输出信号。所述控制电路感测从所述输出信号导出的反馈信号的工作循环,且产生控制信号来调整所述锁存器的操作以获得所述反馈信号的50%的工作循环。
-
公开(公告)号:CN101867357A
公开(公告)日:2010-10-20
申请号:CN200910159246.2
申请日:2009-08-10
申请人: 海力士半导体有限公司
发明人: 郑椿锡
CPC分类号: H03K5/133 , G06F7/68 , H03K5/00006 , H03K5/135 , H03K2005/00058
摘要: 给出了一种信号频率改变电路及其频率改变方法。所述信号频率改变电路包括延迟线、检测器、控制器、多路复用部件和输出部件。延迟线对应于延迟控制信号把时钟信号延迟第一延迟时间以便生成延迟信号,并且把所述时钟信号延迟短于第一延迟时间的第二延迟时间以便生成预频率改变时钟信号。检测器生成锁相完成信号。控制器顺序地移位延迟控制信号和多路复用控制信号。多路复用部件选择并输出预频率改变时钟信号之一。输出部件生成频率改变时钟信号。
-
-
-
-
-
-
-
-
-