-
公开(公告)号:CN109216834A
公开(公告)日:2019-01-15
申请号:CN201810741495.1
申请日:2018-07-06
Applicant: 恩智浦有限公司
Inventor: 斯蒂芬妮·蒂里 , 克里斯蒂安·帕瓦奥莫雷拉 , 吉勒斯·蒙托里奥
IPC: H01P1/18
CPC classification number: H03L7/0814 , G01S13/288 , G01S13/34 , G01S13/70 , H03H11/20 , H03M1/665 , H03M1/742 , H04B1/44 , H01P1/18
Abstract: 本公开涉及一种移相器,该移相器具有第一操作模式和第二操作模式,所述移相器包括:混合器级,该混合器级被配置成将振荡器信号与模拟信号混合以提供相移信号;开关电路系统;以及控制器,该控制器被安排成向该混合器级提供该模拟信号,作为该第一操作模式下的电压以及作为该第二操作模式下的电流。
-
公开(公告)号:CN107863963A
公开(公告)日:2018-03-30
申请号:CN201711055624.3
申请日:2017-11-01
Applicant: 兰州大学
CPC classification number: H03M1/1245 , H03M1/665
Abstract: 一种适用于非连续可导模拟信号的采样与重构方法,要求连续模拟信号x(t)在[0,1]区间上除了有限个点ts,0=0<ts,1<...<ts,K-1<ts,K=1之外连续一阶可导;待采样连续模拟信号x(t)经过一次微分电路后,对输出信号通过模拟电路求得其幅值的最大值,用以计算采样周期T,计算得到的采样周期T能够保证在没相邻两个采样点之间最多包含一个不可导的点,并以该采样周期T对延时后的待采样模拟信号x(t)以及该延时后的待采样连续模拟信号x(t)的一阶导数进行采样,在重构时,利用各个采样值组成一个分段线性函数来近似待采样模拟信号x(t)。本发明是一个纯粹基于时域的方法,能够保证逐点最大重构误差的前提下进行有效的均匀采样。本方法适用于所有连续,并且除了有限个点外连续一阶可导的模拟信号都适用。
-
公开(公告)号:CN107872228A
公开(公告)日:2018-04-03
申请号:CN201710549140.8
申请日:2017-07-10
Applicant: 罗德施瓦兹两合股份有限公司
Inventor: 沃尔夫冈·屈费尔
IPC: H03M1/66
CPC classification number: H04B7/0617 , G01S7/42 , G06F1/10 , H01Q3/38 , H03M1/0624 , H03M1/66 , H03M1/662 , H03M1/665
Abstract: 本发明涉及一种用于控制数模转换器(DAC)的方法和RF发送电路装置,该方法包括:提供多通道转换器阵列的多个数模转换器(DAC),其中每个DAC包括单独的时钟发生器;由每个时钟发生器来产生RF载波信号;由每个DAC基于对应的时钟发生器的载波信号来将数字数据信号转换成模拟RF数据信号;为每个时钟发生器提供单独的控制信号,其中控制信号包括控制信息,使得当将控制信号施加到对应的时钟发生器时,在每个DAC的相应的输出端子处提供的不同的模拟RF数据信号包括相对彼此的预定的相位偏移;基于所提供的控制信号来直接和独立地控制每个DAC的时钟发生器。本发明进一步涉及转换器装置、RF发送电路装置。
-
公开(公告)号:CN107666321A
公开(公告)日:2018-02-06
申请号:CN201710967495.9
申请日:2017-10-17
Applicant: 中国电子科技集团公司第四十三研究所
IPC: H03M1/66
Abstract: 本发明涉及一种D/R转换器并行二进制角度码-两路正交信号转换装置,包括交流信号电压减小电路,模拟开关阵列选择电路,正、余弦函数发生器电路,功率放大器电路和16位并行二进制数输入电路。交流信号电压减小电路的输入端为外部的交流信号,运算放大器将交流电压进行减小;模拟开关阵列选择电路为模拟开关阵列芯片采用扇区折线技术,进行高6位数字控制的64扇区边界电压产生;正、余弦函数发生器电路采用扇区内角线性近似法,通过低10位数字控制的DAC得到两路精密正交信号;功率放大电路通过功率放大原理将正交信号分别进行功率放大并输出所需幅值的交流信号;16位并行二进制数输入电路进行外部给定的数字接收和高6位数字、低10位数字的反馈。
-
公开(公告)号:CN107769781A
公开(公告)日:2018-03-06
申请号:CN201711061794.2
申请日:2017-11-01
Applicant: 兰州大学
CPC classification number: H03M1/1245 , H03M1/665
Abstract: 一种保证时域逐点最大重构误差的模拟信号采样与重构的方法,待采样模拟信号 经过若干次模拟一阶微分电路后,对输出信号通过模拟电路求得其幅值的最大值,用以计算采样周期,并以该采样周期对延时后的待采样模拟信号 进行采样,在重构时,利用拉格朗日插值多项式将各个采样值组成一个分段多项式来近似待采样连续模拟信号 。本发明是一个纯粹基于时域的方法,用以在保证逐点最大重构误差的前提下进行有效的均匀采样。
-
公开(公告)号:CN107707259A
公开(公告)日:2018-02-16
申请号:CN201711062394.3
申请日:2017-11-01
Applicant: 兰州大学
CPC classification number: H03M1/1245 , H03M1/665
Abstract: 一种适用于模拟信号采样与重构的方法,待采样连续模拟信号 经过若干次模拟一阶微分电路后,对输出信号通过模拟电路求得其幅值的最大值,用以计算采样周期,并以该采样周期对延时后的待采样连续模拟信号 以及该延时后的待采样连续模拟信号的各阶导数进行采样,在重构时,利用各个采样值组成一个多项式来近似待采样连续模拟信号 。本发明是一个纯粹基于时域的方法,用以在保证逐点最大重构误差的前提下进行有效的均匀采样。
-
-
-
-
-