近码字的ROM列表解码
    1.
    发明授权

    公开(公告)号:CN101803206B

    公开(公告)日:2013-09-04

    申请号:CN200880106457.3

    申请日:2008-12-12

    Applicant: LSI公司

    Inventor: K·关纳姆

    Abstract: 本发明的某些实施例是用于在ROM中组织陷阱集合简档,以及用于在(LDPC)列表解码过程中搜索这些简档的方法。按照优势,即,按照其对解码器的错误平台特性的影响给简档评分。更具优势的陷阱集合简档包含关于不满足校验节点(USC)和误满足校验节点(MSC)两者的信息,而优势较少的陷阱集合简档仅包含关于USC的信息。陷阱集合简档被组织到若干链接的分层数据表内,这些数据表允许使用指针跟随搜索迅速定位和检索最具优势的匹配的陷阱集合简档。

    前向纠错方法、装置及系统

    公开(公告)号:CN102142929A

    公开(公告)日:2011-08-03

    申请号:CN201010574726.8

    申请日:2010-11-25

    CPC classification number: H03M13/116 H03M13/033 H03M13/1142 H03M13/2906

    Abstract: 本发明公开了一种前向纠错方法、装置及系统,属于通信领域。方法包括:根据系统要求构造具有陷阱集(a,b)的LDPC码,并根据陷阱集(a,b)的特征及待编码数据的帧结构构造纠错能力为t的代数码;将代数码作为外码与作为内码的LDPC码进行级联后得到级联码,并根据级联码的编码器对待编码数据进行编码。本发明通过根据系统要求构造具有典型陷阱集的LDPC码,并根据陷阱集的特征及编码数据的帧结构构造对应的代数码,从而提高了LDPC码与代数码之间的匹配性能,使得到的级联码更具针对性,从而有效抑制或消除错误平层,使得FEC纠后误码率满足低误码率的系统要求。

    用于错误校正的装置和方法

    公开(公告)号:CN103514061B

    公开(公告)日:2016-01-27

    申请号:CN201210420962.3

    申请日:2012-10-29

    CPC classification number: H03M13/6331 H03M13/1142 H03M13/2957 H03M13/3723

    Abstract: 本发明涉及用于打破陷阱集的装置和方法。一种错误校正数据处理装置,包括噪声预测校准电路,能够操作来,基于第一数据集对滤波器系数的第一集合进行校准,以及基于第二数据集对滤波器系数的第二集合进行校准;第一噪声预测检测器,能够操作来接收滤波器系数的第一集合。该装置还包括解码器,能够操作来使用第一噪声预测检测器执行第一全局迭代,并确定违规检查计数值;以及第二噪声预测检测器,能够操作来:如果违规检查计数值小于规定值,那么接收滤波器系数的第二集合,或者如果违规检查计数值大于所述规定值,那么接收滤波器系数的第一集合。

    使用多校验节点算法的纠错解码器

    公开(公告)号:CN101836191A

    公开(公告)日:2010-09-15

    申请号:CN200980100811.6

    申请日:2009-04-08

    Applicant: LSI公司

    Inventor: K·关纳姆

    Abstract: 在一个实施例中,一种LDPC解码器具有控制器和一个或更多个校验节点单元(CNU)。CNU使用缩放最小和算法、偏移最小和算法、或缩放和偏移最小和算法来生成校验节点消息。在最初时,控制器选择缩放因子和偏移值。对于无缩放,缩放因子可被设定为1,并且对于无偏移,偏移值可被设定为0。如果解码器未能正确地对码字解码,则(i)控制器选择新的缩放因子和/或偏移值,以及(ii)解码器尝试使用新的缩放和偏移值来对码字正确解码。通过改变缩放因子和/或偏移值,较之仅使用固定的缩放因子或没有缩放因子或者仅使用固定的偏移因子或没有偏移因子的LDPC解码器,本发明的LDPC解码器能够改进错误平层特性。

    近码字的ROM列表解码
    7.
    发明公开

    公开(公告)号:CN101803206A

    公开(公告)日:2010-08-11

    申请号:CN200880106457.3

    申请日:2008-12-12

    Applicant: LSI公司

    Inventor: K·关纳姆

    Abstract: 本发明的某些实施例是用于在ROM中组织陷阱集合简档,以及用于在(LDPC)列表解码过程中搜索这些简档的方法。按照优势,即,按照其对解码器的错误平台特性的影响给简档评分。更具优势的陷阱集合简档包含关于不满足校验节点(USC)和误满足校验节点(MSC)两者的信息,而优势较少的陷阱集合简档仅包含关于USC的信息。陷阱集合简档被组织到若干链接的分层数据表内,这些数据表允许使用指针跟随搜索迅速定位和检索最具优势的匹配的陷阱集合简档。

    近码字的RAM列表解码
    8.
    发明公开

    公开(公告)号:CN101803205A

    公开(公告)日:2010-08-11

    申请号:CN200880106432.3

    申请日:2008-12-12

    Applicant: LSI公司

    Inventor: K·关纳姆

    Abstract: 本发明的某些实施例是用于创建和更新在(LDPC)列表解码中使用的优势陷阱集合简档的RAM列表的高效的运行时方法。对解码正确的码字和近码字进行比较,以便产生新的陷阱集合简档,并且将该简档写入RAM。保持自从该简档被最后匹配以来RAM被搜索了多少次的记录。在指定次数的存储中未被匹配的简档符合清除条件。还按照其它因素给符合清除条件的简档评分,例如,自从被添加以来简档已被匹配的次数,不满足校验节点的数目,错误位节点的数目。如果RAM中不存在足够的空闲空间以便存储新发现的简档,则删除符合清除条件的简档,从评分最低的简档开始删除,直到(i)创建了足够的空闲空间或(ii)不再存在符合清除条件的简档。

    用于低误差底限状况的LDPC后处理器架构及方法

    公开(公告)号:CN108352846A

    公开(公告)日:2018-07-31

    申请号:CN201680064534.8

    申请日:2016-11-23

    Abstract: 在所描述的实例中,用于LDPC解码的后处理电路包含:校验节点处理器(7-3),其用于处理经移位的LLR值,以及硬决策解码器电路(7-10),其用于接收经处理的LLR信息并对所述经处理的LLR信息执行奇偶校验。后处理控制电路(7-9)控制所述校验节点处理器(7-3)中的LLR信息的更新。所述校验节点处理器(7-3)、硬决策解码器电路(7-10)及控制电路(7-9)协作以在迭代周期之后识别具有未经满足奇偶校验的校验节点,识别与未经满足校验节点连接的邻域变量节点,识别连接到邻域变量节点的经满足校验节点,以及如果需要引入扰动来解决解码误差,那么修改从邻域变量节点到经满足校验节点的消息。邻域识别电路确定哪些变量节点与未通过奇偶校验的未经满足校验节点连接,且产生指示哪些变量节点连接到未经满足校验节点的信号{ND[Z-1:0]}。

    具有误纠处理的低密度奇偶校验解码器

    公开(公告)号:CN103873069A

    公开(公告)日:2014-06-18

    申请号:CN201310447343.8

    申请日:2013-09-27

    Applicant: LSI公司

    CPC classification number: H03M13/13 H03M13/1111 H03M13/1142

    Abstract: 本发明涉及具有误纠处理的低密度奇偶校验解码器。公开了一种包括解码器电路、校验子计算电路和哈希计算电路的数据处理系统。解码器电路可操作地用来基于复合矩阵的第一部分对解码器输入应用解码算法,以产生代码字。校验子计算电路可操作地用来基于代码字和复合矩阵的第一部分来计算校验子。哈希计算电路可操作地用来基于复合矩阵的第二部分来计算哈希。当校验子指示基于复合矩阵的第一部分的代码字正确而第二次测试指示代码字被误纠时,解码器电路还可操作地用来基于哈希校正代码字。

Patent Agency Ranking