三分频器电路
    1.
    发明授权

    公开(公告)号:CN112787659B

    公开(公告)日:2024-08-16

    申请号:CN202011611399.9

    申请日:2020-12-30

    IPC分类号: H03K23/40

    摘要: 本发明实施例提供了一种新型全差分注入锁定三分频器电路,包括:第一差分输入端、第二差分输入端、第三差分输入端、变压器、第一晶体管器件、第二晶体管器件,构成交叉耦合对的第三晶体管器件以及第四晶体管器件,第一差分输出端;所述变压器的主线圈两个端口与所述第一差分输入端相连,所述变压器的次线圈两个端口与所述第一晶体管器件的源极以及所述第二晶体管器件的源极相连;所述第一晶体管器件的栅极与所述第三晶体管器件的栅极通过串联电阻相连,所述第二晶体管器件的栅极与所述第四晶体管器件的栅极通过串联电阻相连,所述第三晶体管以及第四晶体管器件的漏极与所述第一差分输出端相连,该三分频器电路可提高分频带宽和灵敏度。

    用于分频器的预分频器
    2.
    发明公开

    公开(公告)号:CN117716629A

    公开(公告)日:2024-03-15

    申请号:CN202280051484.5

    申请日:2022-07-06

    摘要: 一种混合真单相时钟(H‑TSPC)电路包括:包括非比率(NR)逻辑的第一逻辑电路;耦合到该第一逻辑电路的输出端的第一模式切换装置;包括比率(R)逻辑的第二逻辑电路,该第二逻辑电路被配置为接收该第一逻辑电路的输出;耦合到该第二逻辑电路的输出端的第二模式切换装置;包括非比率(NR)逻辑的第三逻辑电路,该第三逻辑电路被配置为接收该第二逻辑电路的输出;和耦合到该第三逻辑电路的输出端的第三模式切换装置,其中该第一逻辑电路、该第二逻辑电路和该第三逻辑电路被配置为环形。

    一种同步五分频电路和五分频信号生成方法

    公开(公告)号:CN116566383B

    公开(公告)日:2024-01-23

    申请号:CN202310540498.X

    申请日:2023-05-12

    IPC分类号: H03K23/40 H03K19/20 H03K3/02

    摘要: 本发明提供一种同步五分频电路和五分频信号生成方法,通过D1=(Q1!)&(Q3!),D2=((Q1!)&(Q2))||((Q1)&(Q2!)),D3=Q1&Q2三个表达式的运算,再结合3个D触发器,实现了Q3Q2Q1组合状态的5位循环状态转换,然后利用1个D触发器对Q2信号进行位移,并结合Q2的反向信号进行逻辑运算实现了50%占空比的五分频器,能在仅使用4个上升沿触发的D触发器的情况下实现同步5分频电路,比其他相同分频比的电路能节约1‑2个触发器,且所需的触发器结构比较简单,在集成电路中能够有效的节约面积和成本,此外该电路还能保持分频信号的占空比为50%。

    一种同步五分频电路和五分频信号生成方法

    公开(公告)号:CN116566383A

    公开(公告)日:2023-08-08

    申请号:CN202310540498.X

    申请日:2023-05-12

    IPC分类号: H03K23/40 H03K19/20 H03K3/02

    摘要: 本发明提供一种同步五分频电路和五分频信号生成方法,通过D1=(Q1!)&(Q3!),D2=((Q1!)&(Q2))||((Q1)&(Q2!)),D3=Q1&Q2三个表达式的运算,再结合3个D触发器,实现了Q3Q2Q1组合状态的5位循环状态转换,然后利用1个D触发器对Q2信号进行位移,并结合Q2的反向信号进行逻辑运算实现了50%占空比的五分频器,能在仅使用4个上升沿触发的D触发器的情况下实现同步5分频电路,比其他相同分频比的电路能节约1‑2个触发器,且所需的触发器结构比较简单,在集成电路中能够有效的节约面积和成本,此外该电路还能保持分频信号的占空比为50%。

    用于汞离子微波频标的高速脉冲信号计数装置及其方法

    公开(公告)号:CN106953630B

    公开(公告)日:2023-03-31

    申请号:CN201710157460.9

    申请日:2017-03-16

    IPC分类号: H03K23/40

    摘要: 本发明公开了一种用于汞离子微波频标的高速脉冲信号计数装置及其方法,涉及汞离子微波频标信号检测领域。本计数装置是:LVDS接收电路(10)、上升沿检测电路(20)、计数电路(30)和控制电路(40)依次连接;LVDS接收电路10)分别与上升沿检测电路(20)、计数电路(30)和控制电路(40)连接。本发明主要电路在FPGA中实现,功能实现方式灵活;采用了LVDS接收电路,可以降低装置的工作时钟,减小FPGA时序设计的要求,降低设计难度,能够提高脉冲分辨率;具有集成度高和体积小的优点;用于汞离子微波频标信号检测领域,很容易推广到基于单光子计数的微弱信号检测领域。

    提高低频频率信号转换精度的方法、系统及电子设备

    公开(公告)号:CN114221659B

    公开(公告)日:2022-05-24

    申请号:CN202210159279.2

    申请日:2022-02-22

    IPC分类号: H03M1/12 H03K23/40

    摘要: 本发明提供了一种提高低频频率信号转换精度的方法、系统及电子设备,属于通信技术领域。该方法包括:参数化设置低频频率信号转换时间周期;使用标准高频频率信号采样,生成新的低频频率信号F;找出所述低频频率信号F的上升沿,并按所述低频频率信号F的上升沿生成一个计数和采样开始的标志;生成开始采样时间的计数;保持计数时间与低频频率信号F转换时间周期一致,产生计数时间停止信号;按照所述计数时间停止信号,直至采样到下一个低频频率信号F的上升沿为止,产生作为停止计数的标志,停止低频频率信号F的计数和标准高频频率信号的计数,从而提高低频频率信号转换的精度。本发明解决了频率转换的异步处理问题。

    提高低频频率信号转换精度的方法、系统及电子设备

    公开(公告)号:CN114221659A

    公开(公告)日:2022-03-22

    申请号:CN202210159279.2

    申请日:2022-02-22

    IPC分类号: H03M1/12 H03K23/40

    摘要: 本发明提供了一种提高低频频率信号转换精度的方法、系统及电子设备,属于通信技术领域。该方法包括:参数化设置低频频率信号转换时间周期;使用标准高频频率信号采样,生成新的低频频率信号F;找出所述低频频率信号F的上升沿,并按所述低频频率信号F的上升沿生成一个计数和采样开始的标志;生成开始采样时间的计数;保持计数时间与低频频率信号F转换时间周期一致,产生计数时间停止信号;按照所述计数时间停止信号,直至采样到下一个低频频率信号F的上升沿为止,产生作为停止计数的标志,停止低频频率信号F的计数和标准高频频率信号的计数,从而提高低频频率信号转换的精度。本发明解决了频率转换的异步处理问题。

    一种分频电路、分频装置及电子设备

    公开(公告)号:CN109167597A

    公开(公告)日:2019-01-08

    申请号:CN201811050602.2

    申请日:2018-09-10

    发明人: 杨波

    IPC分类号: H03K23/40

    摘要: 本发明公开了一种分频电路、分配装置及电子设备,包括:N位二进制计数器、反相加法电路、电压比较器、可调电位器和D触发器;N位二进制计数器从其输出端最低位开始的M位输出端按照权位由低到高的顺序依次与反相加法电路的M位输入端相连,反相加法电路的输出端与电压比较器的反相输入端相连,电压比较器的同相输入端与电位器的滑动端相连,电压比较器的输出端与D触发器的数据输入端相连,D触发器的输出端与N位二进制计数器的复位端相连,可调电位器的第一接线端接地,第二接线端连接标准电源。采用本发明的分频电路、分配装置及电子设备可实现连续调节分频频率,其分配调节速度快,便于使用。

    螺纹钢生产线自动计数装置

    公开(公告)号:CN106027034B

    公开(公告)日:2018-11-30

    申请号:CN201610420920.8

    申请日:2016-06-15

    IPC分类号: H03K23/00 H03K23/40

    摘要: 一种螺纹钢生产线自动计数装置,包括第一输出脉冲产生单元、第二输出脉冲产生单元、第一窄脉冲过滤单元、第二窄脉冲过滤单元、计数处理单元。第一输出脉冲产生单元、第二输出脉冲产生单元产生的计数脉冲分别由第一窄脉冲过滤单元、第二窄脉冲过滤单元滤除窄脉冲干扰后送至计数处理单元分别计数,计数处理单元取其中的计数数值较大者作为计数装置的计数结果。所述装置还包括第一传输速度变换单元和第二传输速度变换单元,需要过滤的窄脉冲最大宽度能够跟随棒材产品传输速度进行自适应变化,且能通过改变电路参数进行调整。所述自动计数装置能够应用在螺纹钢生产线等各种棒材生产线上需要对产品数量进行计数的场合。