Integrierter Halbleiterspeicher mit redundanter Einheit von Speicherzellen
    1.
    发明公开
    Integrierter Halbleiterspeicher mit redundanter Einheit von Speicherzellen 有权
    与存储单元的冗余单元集成半导体存储器

    公开(公告)号:EP1124232A3

    公开(公告)日:2005-10-12

    申请号:EP01101730.8

    申请日:2001-01-25

    IPC分类号: G11C29/00

    CPC分类号: G11C29/24 G11C29/787

    摘要: Ein integrierter Halbleiterspeicher weist Speicherzellen (MC) auf, die zu adressierbaren normalen Einheiten (WL) und zu wenigstens einer redundanten Einheit (RWL1) zum Ersetzen einer der normalen Einheiten (WL) zusammengefaßt sind. Weiterhin weist der Halbleiterspeicher einen Adreßbus (3), auf dem eine Adresse (ADR) anlegbar ist, und eine Redundanzschaltung (1) auf, die mit dem Adreßbus (3) verbunden ist. Die Redundanzschaltung (1) dient zur Auswahl der redundanten Einheit (RWL1). Eine Verarbeitungseinheit (2) ist eingangsseitig mit einem Anschluß (A1) des Adreßbusses (3) sowie mit einem Anschluß für ein Testsignal (TM) verbunden und ausgangsseitig mit einem Eingang (E1) der Redundanzschaltung (1). Ein Testen der redundanten Einheit (RWL1) ist vor dem Programmieren der Reparatur-Information in der Redundanzschaltung (1) möglich. Der dazu benötigte Schaltungsaufwand ist vergleichsweise gering.

    Elektronische Treiberschaltung für Wortleitungen einer Speichermatrix und Speichervorrichtung
    3.
    发明公开
    Elektronische Treiberschaltung für Wortleitungen einer Speichermatrix und Speichervorrichtung 有权
    用于存储器阵列和存储装置的字线驱动器的电子电路

    公开(公告)号:EP1184870A1

    公开(公告)日:2002-03-06

    申请号:EP01116514.9

    申请日:2001-07-07

    IPC分类号: G11C8/08 G11C8/10 G11C11/16

    CPC分类号: G11C8/08 G11C8/10 G11C11/16

    摘要: Es ist eine elektronische Treiberschaltung für Wortleitungen (WL) einer Speichermatrix (3) vorgesehen, wobei kodierte Ausgänge (IV0-IV3) einer Treiberquelle (2), insbesondere einer Strom-/Spannungsquelle, auf selektierte Wortleitungen (WL i-2 -WL i+1 )durchgeschaltet werden. Dabei werden die Wortleitungen (WL) blockweise durch ein Steuersignal (SLNP; SLN1; SLN2) selektiert und daran die Ausgänge der Treiberquelle (2) angelegt. Durch die Kodierung der Treiberquelle (2) wird dann die jeweilige aktive Wortleitung (Wl i )ausgewählt.

    摘要翻译: 用于存储器矩阵的字线的电子驱动器连接包括具有驱动源(2)许多编码输出(IV 0 - IV3,V0)。 许多字线开关(N1-16,P1-8)是通过控制信号控制的(SLNP; SLN1; SLN2)和可切换地连接所述驱动源输出到字线。 因此独立权利要求中包括了以下内容:(a)存储器设备gemäß上述; 和(b)对上述的非易失性磁性半导体存储器。

    Integrierter Halbleiterspeicher mit redundanter Einheit von Speicherzellen
    4.
    发明公开
    Integrierter Halbleiterspeicher mit redundanter Einheit von Speicherzellen 有权
    与存储单元的冗余单元集成半导体存储器

    公开(公告)号:EP1124232A2

    公开(公告)日:2001-08-16

    申请号:EP01101730.8

    申请日:2001-01-25

    IPC分类号: G11C29/00

    CPC分类号: G11C29/24 G11C29/787

    摘要: Ein integrierter Halbleiterspeicher weist Speicherzellen (MC) auf, die zu adressierbaren normalen Einheiten (WL) und zu wenigstens einer redundanten Einheit (RWL1) zum Ersetzen einer der normalen Einheiten (WL) zusammengefaßt sind. Weiterhin weist der Halbleiterspeicher einen Adreßbus (3), auf dem eine Adresse (ADR) anlegbar ist, und eine Redundanzschaltung (1) auf, die mit dem Adreßbus (3) verbunden ist. Die Redundanzschaltung (1) dient zur Auswahl der redundanten Einheit (RWL1). Eine Verarbeitungseinheit (2) ist eingangsseitig mit einem Anschluß (A1) des Adreßbusses (3) sowie mit einem Anschluß für ein Testsignal (TM) verbunden und ausgangsseitig mit einem Eingang (E1) der Redundanzschaltung (1). Ein Testen der redundanten Einheit (RWL1) ist vor dem Programmieren der Reparatur-Information in der Redundanzschaltung (1) möglich. Der dazu benötigte Schaltungsaufwand ist vergleichsweise gering.

    摘要翻译: 集成的半导体存储器具有存储单元(MC)可寻址正常单元(WL)及更换正常单元(WL)概括的一个上的至少一个冗余单元(RWL1)。 此外,半导体存储器中的地址总线(3)在其上应用的地址(ADR),并且其被连接到地址总线冗余电路(1)(3)。 冗余电路(1)被用于冗余单元(RWL1)的选择。 处理单元(2)在输入侧到地址总线的端子(A1)(3)和具有用于测试信号(TM)和在输出侧的冗余电路的一输入端(E1)连接(1)。 测试冗余单元(RWL1)编程之前,在所述冗余电路修复信息(1)是可能的。 为此所需的电路是相对低的。

    Intergrierter Speicher mit Bitleitungsreferenzspannung und Verfahren zum Erzeugen der Bitleitungsreferenzspannung
    5.
    发明公开
    Intergrierter Speicher mit Bitleitungsreferenzspannung und Verfahren zum Erzeugen der Bitleitungsreferenzspannung 审中-公开
    集成存储器与位线参考电压和方法,用于产生所述位线参考电压

    公开(公告)号:EP1137009A3

    公开(公告)日:2001-12-05

    申请号:EP01106086.0

    申请日:2001-03-13

    IPC分类号: G11C11/22

    CPC分类号: G11C11/22

    摘要: Bei einem insbesondere ferroelektrischen Halbleiter-Speicher mit einem differentiellen Schreib-/Leseverstärker (SA), der über Transfertransistoren (T) mit einem aus einer Bitleitung (BLi) und einer entsprechenden Referenzbitleitung (/BLi) bestehenden Bitleitungspaar verbunden ist zum Lesen und Schreiben von Daten aus und in den Speicherkondensator (MC), ist zur Steigerung der Genauigkeit der Bitleitungsreferenzspannung vorgesehen, dass eine Hauptreferenzbitleitung (/BL0) über ein Ladungs-Schaltelement (TL) mit einer Referenzspannung (VREF) verbunden ist, und dass zumindest eine weitere Referenzbitleitung (/BLi) über ein Ausgleichs-Schaltelement (TA) zum Ladungsausgleich zwischen den Referenzbitleitungen mit der Hauptreferenzbitleitung verbunden ist.

    Intergrierter Speicher mit Bitleitungsreferenzspannung und Verfahren zum Erzeugen der Bitleitungsreferenzspannung
    10.
    发明公开
    Intergrierter Speicher mit Bitleitungsreferenzspannung und Verfahren zum Erzeugen der Bitleitungsreferenzspannung 审中-公开
    集成存储器与位线参考电压和方法,用于产生所述位线参考电压

    公开(公告)号:EP1137009A2

    公开(公告)日:2001-09-26

    申请号:EP01106086.0

    申请日:2001-03-13

    IPC分类号: G11C11/22

    CPC分类号: G11C11/22

    摘要: Bei einem insbesondere ferroelektrischen Halbleiter-Speicher mit einem differentiellen Schreib-/Leseverstärker (SA), der über Transfertransistoren (T) mit einem aus einer Bitleitung (BLi) und einer entsprechenden Referenzbitleitung (/BLi) bestehenden Bitleitungspaar verbunden ist zum Lesen und Schreiben von Daten aus und in den Speicherkondensator (MC), ist zur Steigerung der Genauigkeit der Bitleitungsreferenzspannung vorgesehen, dass eine Hauptreferenzbitleitung (/BL0) über ein Ladungs-Schaltelement (TL) mit einer Referenzspannung (VREF) verbunden ist, und dass zumindest eine weitere Referenzbitleitung (/BLi) über ein Ausgleichs-Schaltelement (TA) zum Ladungsausgleich zwischen den Referenzbitleitungen mit der Hauptreferenzbitleitung verbunden ist.

    摘要翻译: 主参考位线经由充电开关元件连接到一个基准电压:例如p沟道晶体管。 至少一个另外的参考位线经由用于补偿的开关元件连接到所述主基准位线等于伊辛所述参考位线之间的电荷。 该参考电压是由参考电压源提供的。 主要参考位线经由用于补偿电荷均衡三个开关元件连接到三个另外的参考位线。 所述补偿开关元件可以串联连接。 因此产生对参考位线的参考电压的方法,其特征。