Circuit convertisseur de niveaux de signaux entre une logique de type saturée et une logique de type non saturée
    2.
    发明公开
    Circuit convertisseur de niveaux de signaux entre une logique de type saturée et une logique de type non saturée 失效
    电路为饱和的和不饱和的逻辑之间的信号电平转换。

    公开(公告)号:EP0109106A1

    公开(公告)日:1984-05-23

    申请号:EP83201475.7

    申请日:1983-10-14

    IPC分类号: H03K19/092

    CPC分类号: H03K19/01806

    摘要: Circuit convertisseur de niveaux de signaux entre une logique (11) de type TTL par exemple et une logique (12) de type ECL/CML, une borne de transit (22) recevant les signaux de sortie de la logique TTL pour leur conversion en signaux d'entrée pour la logique ECL/CML.
    Circuit caractérisé en ce qu'il comporte un transistor (T1) dont la base est, d'une part, reliée à un premier point (P1) à potentiel choisi qui peut, entre autres, être la masse (M), via une première jonction (J1), en direct et, d'autre part, reliée à la borne de transit (22) via un branchement série (23) comportant notamment une résistance (R1 ) et une seconde jonction J2. Le circuit comporte également une source de courant (S1) branchée entre V EE et l'émetteur du transistor (T1), et un élément de charge (Z) pour la source de courant (S1) relié à l'émetteur du transistor (T1) et à un deuxième point (P2) à potentiel choisi, qui peut être notamment la masse (M). Un niveau de sortie du circuit convertisseur est déterminé par la chute de tension dans l'élément (Z) parcouru par le courant de (S1) lorsque le transistor (T1) est bloqué, alors que l'autre niveau est déterminé par l'émetteur de (T1) lorsqu'il est conducteur.
    - Application aux circuits de traitement de signaux numériques.

    Dispositif de commutation muni de moyens de test intégrés
    3.
    发明公开
    Dispositif de commutation muni de moyens de test intégrés 有权
    Vermittlungsvorrichtung mit integriertenPrüfmitteln

    公开(公告)号:EP1315343A1

    公开(公告)日:2003-05-28

    申请号:EP02079740.3

    申请日:2002-11-14

    IPC分类号: H04L12/56 H04Q3/52

    CPC分类号: H04L49/555 H04L49/101

    摘要: L'invention concerne un dispositif de commutation comportant une matrice de points de connexion et des moyens de test intégrés comprenant deux paires de générateurs / détecteurs agencés par couples de manière à ce que les chemins de transmission parcourus par les signaux de test RF depuis les générateurs jusqu'aux entrées de la matrice associées et depuis les sorties de la matrice et jusqu'au détecteur associé soient de l'ordre de la longueur d'un seul coté de la matrice de commutation.
    Application : commutation de paquets dans les transmissions optiques.

    摘要翻译: 两个射频发生器(22,23)由放置在开关矩阵(20)的一个角处的公共时钟信号发生器(VCO)控制,并与相应的检测器(21,24)配对。 每个发生器/检测器对位于开关矩阵的相对角处,并监视相邻的输入和输出组(OUT1, - OUTn)(OUTn + 1, - OUT2n)。

    Etage amplificateur de puissance, de type suiveur
    4.
    发明公开
    Etage amplificateur de puissance, de type suiveur 失效
    Leistungsfolgeverstärkerstufe

    公开(公告)号:EP0700151A1

    公开(公告)日:1996-03-06

    申请号:EP95202183.0

    申请日:1995-08-10

    发明人: Gloaguen, Gilbert

    IPC分类号: H03F3/30 H03F1/32

    摘要: Etage amplificateur comportant en sortie, deux transistors MOS de puissance (M1, M2) en série entre une ligne d'alimentation positive (2) et la masse (1), la grille de chacun d'eux étant commandée par des amplificateurs respectifs (A1, A2). A l'entrée de ces amplificateurs, un signal d'entrée (Vi) est appliqué pour être comparé au signal de sortie (Vo) de l'étage amplificateur.
    Selon l'invention, les amplificateurs (A1, A2) sont munis chacun d'une entrée dite de blocage (20, 22) permettant de commander à la masse la grille du transistor de puissance correspondant (M2, M1) et l'étage amplificateur comporte deux transistors faisant office d'interrupteurs (SW1, SW2) réalisant la mise à la masse soit de l'une soit de l'autre des entrées de blocage (20, 22) de manière à exclure une conduction simultanée des transistors de puissance (M1, M2).
    Application à la commande de moteurs de petite puissance.

    摘要翻译: 放大器级在其输出端包括串联在正电源线(2)和地线(1)之间的两个功率MOS晶体管(M1,M2)。 每个晶体管的栅格由相应的放大器(A1,A2)控制。 在这些放大器的输入端,施加输入信号(Vi)以与放大器级的输出(Vo)进行比较。 放大器(A1,A2)各自设置有允许控制相应的功率晶体管(M2,M1)的电网的阻塞输入(20,22)。 放大器级包括用作中断器(SW1,SW2)的两个晶体管,以一种被设计为排除功率晶体管(M1,M2)的同时导通的方式实现任一个或其它阻塞输入(20,22)的接地连接 )。

    Circuit de commutation, notamment pour un échantillonneur bloqueur
    6.
    发明公开
    Circuit de commutation, notamment pour un échantillonneur bloqueur 失效
    Schaltkreis,insbesondere als Abtast- und Haltkreis。

    公开(公告)号:EP0406930A1

    公开(公告)日:1991-01-09

    申请号:EP90201577.5

    申请日:1990-06-18

    发明人: Gloaguen, Gilbert

    IPC分类号: G11C27/02

    CPC分类号: G11C27/024

    摘要: L'invention concerne un circuit échantillonneur bloqueur comportant un pont de diodes présentant une première branche série comportant une première (T₁) et une deuxième (D₃) diode en direct, en parallèle avec une deuxième branche série comportant un troisième (T₂) et une quatrième (D₄) diode en direct, au moins une première extrémité commune (B) aux deux dites branches série étant connectée à une première sour­ce de courant commutable présentant un état d'échantillonnage où elle est couplée à la première extrémité commune (B) et un état de blocage où elle est découplée de la première extrémité commune (B). La première branche comporte une borne d'entrée (E) agencée pour recevoir une tension d'entrée, et la deuxième branche série comporte une borne de sortie (S) à laquelle est connecté un condensateur de mémorisation. Pour réaliser la commutation du pont à l'aide d'une seule source de courant, la troisième diode est constituée par le trajet base-émetteur d'un premier transistor (T₂) dont le collecteur est relié à une source de tension d'alimentation, la deuxième extrémité commune aux deux dites branches (A) est le point commun auxdi­tes première (T₁) et troisième (T₂) diodes, une première ré­sistance (R) est disposée entre ladite deuxième extrémité com­mune (A) et ladite source de tension d'alimentation (V cc ), la première source de courant commutable est agencée pour être couplée à la deuxième extrémité commune (A) dans l'état de blocage.

    摘要翻译: 本发明涉及采样和保持电路,其包括具有第一串联支路的二极管桥,所述第一串联支路包括第一(T1)和第二(D3)正向模式二极管,与包括第三(T2)和 在正向模式中的第四(D4)二极管,至少两个所述串联分支共用的第一端(B)连接到具有采样状态的第一可切换电流源,其中它耦合到第一公共端(B) 以及其与第一公共端(B)分离的阻塞状态。 第一分支包括被配置为接收输入电压的输入端子(E),并且第二串联支路包括与存储电容器连接的输出端子(S)。 为了借助于单个电流源来产生桥的切换,第三二极管由第一晶体管(T2)的基极 - 发射极路径组成,其集电极连接到电源电压源,第二端共同于 两个所述分支(A)是所述第一(T1)和第三(T2)二极管共同的点,第一电阻器(R)被布置在所述第二公共端(A)和所述电源电压源(Vcc ),第一可切换电流源被配置为在阻塞状态下耦合到第二公共端(A)。 ... ...