摘要:
L'invention concerne un procédé de protection d'au moins une fonction (3) d'un circuit intégré contre des attaques par canaux cachés, dans lequel une configuration de la fonction est modifiée, une configuration courante (CFG[i]) étant choisie parmi un ensemble de configurations et la durée d'application des différentes configurations changeant d'une configuration à l'autre.
摘要:
La présente description concerne un procédé (100) d'authentification d'un processeur (1000), comportant une unité arithmétique et logique (1060), comprenant les étapes suivantes : la réception, sur une première borne de l'unité arithmétique et logique (1060), d'au moins un opérande (OP1, ... OPN) décodé d'au moins une partie d'un code opératoire à exécuter (OPCODE) ; et la réception, sur une deuxième borne de l'unité arithmétique et logique (1060), d'une première instruction (INSTR-SIG) combinant une deuxième instruction (INSTR) décodée du code opératoire à exécuter (OPCODE) et au moins un code opératoire exécuté précédemment.
摘要:
La présente description concerne un procédé de génération d'une clé de chiffrement et/ou de déchiffrement éphémère (RTKey) par application d'une fonction à un code stocké dans une mémoire non volatile (104, 106).
摘要:
L'invention concerne un procédé de brouillage d'adresses dans une mémoire non volatile, organisée en pages (P), dans lequel : la mémoire présente une granularité d'écriture de mots (W) comportant un ou plusieurs octets ; la mémoire comporte une granularité d'effacement de blocs (B) comportant une ou plusieurs pages (P) de plusieurs mots chacune ; et des adresses logiques (L-ADD) sont converties en adresses physiques en respectant les conditions suivantes : les adresses de données sont brouillées (32) en respectant la structure des pages et les adresses de code sont brouillées (31) en respectant la structure des mots.
摘要:
L'invention concerne un procédé d'exécution d'un algorithme, comportant les étapes suivantes : réaliser (41) une première exécution (EXE1) de l'algorithme par une unité de traitement (11) ; envoyer au moins un premier résultat pour écriture dans une mémoire à un circuit de gestion de mémoire ; stocker (43) ledit premier résultat dans une première zone (122) de la mémoire volatile ; réaliser (44) une deuxième exécution (EXE2) de l'algorithme par ladite unité de traitement ; envoyer au moins un deuxième résultat pour écriture dans la mémoire audit circuit ; et appliquer (46, 47, 48), par ledit circuit, un traitement différent par rapport à la première exécution.
摘要:
L'invention concerne un procédé de vérification de l'authenticité d'un produit associé à un dispositif hôte, dans lequel : un premier circuit électronique (10) du dispositif initialise un circuit de rétention de charges d'un deuxième circuit électronique (22) du produit ; et le premier circuit interprète une durée de décharge du circuit de rétention de charges pour décider de l'authenticité du produit.
摘要:
Le procédé de détection d'une attaque d'un circuit intégré (CI) par un faisceau de particules électriquement chargées (IB), comprend : - une réalisation dans le circuit intégré d'au moins un corps électriquement conducteur (MPL) et d'au moins un transistor d'état ayant une grille flottante (FG) électriquement couplée audit au moins un corps électriquement conducteur (MPL) ; - une configuration dudit au moins un transistor d'état (FGT) de façon à lui conférer une tension de seuil initiale ; et - une détection de ladite attaque par une détection d'une tension de seuil dudit au moins un transistor d'état (FGT) différente de la tension de seuil initiale. (FGT).