摘要:
The present invention provides an improved integrated circuit and integrated circuit fabrication method to introduce highly controlled air cavities within high-speed copper interconnects based on the introduction of a polymer material on the edges of the interconnect lines and vias within the interconnect stack, which incorporates and controls air cavities formation, thus enhancing the signal propagation performances of the semiconductor interconnects.
摘要:
The present invention provides an improved integrated circuit and integrated circuit fabrication method to introduce highly controlled air cavities within high-speed copper interconnects based on the introduction of a polymer material on the walls of the interconnect lines and vias within the interconnect stack, which incorporates and controls air cavities formation, thus enhancing the signal propagation performances of the semiconductor interconnects.
摘要:
The invention relates to using properties of a hard mask liner against the diffusion of a removal agent to prevent air cavities formation in specific areas of an interconnect stack. The inventive method includes defining a portion on a surface of an IC interconnect stack as being specific to air cavity introduction where the defined portion is smaller than the surface of the substrate; producing at least one metal track within the interconnect stack and depositing at least one interconnect layer having a sacrificial material and a permeable material within the interconnect stack; defining at least one trench area surrounding the defined portion and forming at least one trench; depositing a hard mask layer to coat the trench; and forming at least one air cavity below the defined portion of the surface by using a removal agent for removing the sacrificial material to which the permanent material is resistant to.
摘要:
Un condensateur incorporé dans un circuit électronique intégré comprend deux armatures (1, 2) et une série de couches intermédiaires disposées entre les armatures. Les couches intermédiaires sont alternativement isolantes (10-13) et conductrices (21-23), et chaque couche conductrice (21-23) est isolée électriquement du reste du circuit. Un tel condensateur peut présenter une tension de claquage élevée.
摘要:
The invention relates to using properties of a hard mask liner (26) against the diffusion of a removal agent to prevent air cavities formation in specific areas of an interconnect stack. The inventive method includes defining a portion (14) on a surface of an IC interconnect stack as being specific to air cavity introduction where the defined portion is smaller than the surface of the substrate; producing at least one metal track within the interconnect stack and depositing at least one interconnect layer having a sacrificial material (18) and a permeable material (22) within the interconnect stack; defining at least one trench area (34) surrounding the defined portion and forming at least one trench; depositing a hard mask layer (26) to coat the trench; and forming at least one air cavity (32) below the defined portion of the surface by using a removal agent for removing the sacrificial material to which the permanent material is resistant to.
摘要:
The invention concerns a method of forming an interconnect passing through an insulating layer in an integrated circuit, the method including the steps of forming a hole through the insulating layer; filling the hole with silicon; depositing a layer of metal covering one end of the hole; and performing heating such that the silicon in said hole reacts with the metal layer to form a metal compound throughout the depth of said hole.
摘要:
The present invention provides an improved integrated circuit and integrated circuit fabrication method to introduce highly controlled air cavities within high-speed copper interconnects based on the introduction of a polymer material on the walls of the interconnect lines and vias within the interconnect stack, which incorporates and controls air cavities formation, thus enhancing the signal propagation performances of the semiconductor interconnects.
摘要:
Le procédé comprend une phase de réalisation, à un niveau de métallisation prédéterminé, d'au moins une piste métallique 7 au sein d'un matériau diélectrique inter-pistes 1 comportant une gravure du matériau diélectrique inter-pistes 1 de façon à former une cavité 4 à l'endroit de ladite piste, le dépôt dans la cavité d'une couche-barrière conductrice 5, le remplissage de la cavité par du cuivre et le dépôt sur le niveau de métallisation prédéterminé d'une couche de nitrure de silicium 8. Entre l'étape de dépôt de la couche-barrière et l'étape de remplissage par le cuivre, on dépose du titane sur une partie au moins de la couche-barrière. Ce titane se transformera en TiSi 2 (60) lors de la diffusion du silicium de la couche de nitrure de silicium 8.
摘要:
Le procédé comprend une phase de réalisation, à un niveau de métallisation prédéterminé, d'au moins une piste métallique 7 au sein d'un matériau diélectrique inter-pistes 1 comportant une gravure du matériau diélectrique inter-pistes 1 de façon à former une cavité 4 à l'endroit de ladite piste, le dépôt dans la cavité d'une couche-barrière conductrice 5, le remplissage de la cavité par du cuivre et le dépôt sur le niveau de métallisation prédéterminé d'une couche de nitrure de silicium 8. Entre l'étape de dépôt de la couche-barrière et l'étape de remplissage par le cuivre, on dépose du titane sur une partie au moins de la couche-barrière. Ce titane se transformera en TiSi 2 (60) lors de la diffusion du silicium de la couche de nitrure de silicium 8.