-
公开(公告)号:EP0532652B1
公开(公告)日:1999-02-10
申请号:EP91911604.6
申请日:1991-05-29
发明人: ALTMANSHOFER, Robert, Dale , RODRIQUEZ-CAVAZOS, Enrique , WILLIS, Donald, Henry , ERSOZ, Nathaniel, Haluk , CANFIELD, Barth, Alan
IPC分类号: H04N5/44
CPC分类号: H04N9/641 , G06T3/0012 , G06T3/4007 , H04N3/223 , H04N3/227 , H04N3/27 , H04N5/2624 , H04N5/45 , H04N7/007 , H04N7/01 , H04N7/0105 , H04N7/0122 , H04N7/015 , H04N9/64 , H04N19/90
-
公开(公告)号:EP0439598B1
公开(公告)日:1996-11-27
申请号:EP90913038.7
申请日:1990-08-22
发明人: RODRIQUEZ-CAVAZOS, Enrique , ALTMANSHOFER, Robert, Dale , PARKER, Robert, Preston , HALL, Estill, Thone, Jr.
CPC分类号: H04N3/2335 , H04N9/28
摘要: A convergence control system for a televison apparatus, for example a projection television, comprises: a plurality of channels (40), each channel having a digital memory (46) for storing a set of grid coordinate values defining a convergence correction grid; and, a pair of multiplying digital to analog converters (56, 58) for the grid coordinate values. A single circuit (44) for generating sequential digital addresses is coupled to each of the channels (40) for supplying the grid coordinate values from each of the digital memories (46) to respective multiplying digital to analog converters (56, 58) of the channel. The values of respective horizontal grid lines are supplied to only one of the multiplying digital to analog converters. A single waveform generator (70) develops a pair of analog waveforms (Veven, Vodd) of complementary phase for modulating respective multiplying digital to analog converters of each pair (56, 58) in each channel. The sum of the modulating waveforms (Veven, Vodd) is constant. The succession of modulated analog values define the convergence correction signal for each channel.
-
公开(公告)号:EP0439605B1
公开(公告)日:1997-03-26
申请号:EP90914087.3
申请日:1990-08-22
IPC分类号: H04N9/28
CPC分类号: H04N9/28
摘要: A convergence control system for multiple vertical modes or formats, having respective rasters with different vertical heights, comprises a selector (4) for initiating operation in one of the available vertical modes, and a circuit (40) for generating convergence correction signals responsive to the selector. The correction signals are generated from known convergence correction values and by interpolation of the known values. The convergence correction values may be stored and sequentially processed by digital circuits and the interpolation may be undertaken by analog circuits. The circuit for generating convergence correction signals may comprise a digital data store (46) for different sets of convergence correction values, for generating selectable sets of correction signals for different vertical modes or formats, for example normal and overscanned modes. The sets of convergence correction values define different sets of grid lines and rows of horizontal scan lines. Adjacent ones of the grid lines are spaced from one another at different intervals for different vertical formats. The intervals between adjacent horizontal grid lines are greater for vertical formats having rasters with greater vertical heights. An interpolating circuit (40) for processing the known convergence correction values is responsive to the horizontal deflection circuit. The interpolating intervals can be adjusted to correspond to the horizontal scanning rate. The number of interpolating intervals is matched to the number of horizontal scan lines in each row.
-
公开(公告)号:EP0532652A1
公开(公告)日:1993-03-24
申请号:EP91911604.0
申请日:1991-05-29
发明人: ALTMANSHOFER, Robert, Dale , RODRIQUEZ-CAVAZOS, Enrique , WILLIS, Donald, Henry , ERSOZ, Nathaniel, Haluk , CANFIELD, Barth, Alan
CPC分类号: H04N9/641 , G06T3/0012 , G06T3/4007 , H04N3/223 , H04N3/227 , H04N3/27 , H04N5/2624 , H04N5/45 , H04N7/007 , H04N7/01 , H04N7/0105 , H04N7/0122 , H04N7/015 , H04N9/64 , H04N19/90
摘要: Un affichage vidéo a un premier rapport d'affichage de format. Un circuit de topograhie trace un affichage d'image réglable sur l'affichage vidéo. Un processeur de signaux produit des premier et second signaux vidéo à partir de signaux d'entrée vidéo ayant un ou différents rapports d'affichage de format. Un circuit de commutation couple sélectivement des sources de signaux vidéo comme les signaux vidéo d'entrée. Le processeur de signaux peut manipuler des données provenant des signaux d'entrée vidéo par interpolation et réduction du plan d'image sélective. Un circuit de synchronisation synchronise les premier et second processeurs de signaux avec le circuit de topographie. Un circuit de sélection choisit un signal de sortie vidéo entre les premier et second signaux vidéo traités et une combinaison des premier et second signaux vidéo traités. Un circuit de commande régule le circuit de topographie, les premier et second processeurs de signaux ainsi que le circuit de sélection afin de régler dans le rapport d'affichage de format et le rapport d'aspect d'images chaque image représentée dans le signal de sortie vidéo. Un des différents rapports d'affichage de format des signaux d'entrée vidéo peut être identique au premier rapport d'affichage de format de l'affichage vidéo. Le circuit de topographie peut comprendre un circuit générateur de canevas pour un tube cathodique ou un générateur de matrice d'adresses pour un affichage à cristaux liquides.
-
-
-