-
1.減少處理器之非核心電路的功率消耗 REDUCING POWER CONSUMPTION OF UNCORE CIRCUITRY OF A PROCESSOR 审中-公开
Simplified title: 减少处理器之非内核电路的功率消耗 REDUCING POWER CONSUMPTION OF UNCORE CIRCUITRY OF A PROCESSOR公开(公告)号:TW201248389A
公开(公告)日:2012-12-01
申请号:TW100148033
申请日:2011-12-22
Applicant: 英特爾股份有限公司
Inventor: 巴拉蘇伯馬尼亞 斯里肯斯 , 湯瑪斯 特索爾 , 斯里馬利 薩堤許 , 加尼森 巴斯卡倫
IPC: G06F
CPC classification number: G06F1/3293 , G06F1/3206 , G06F1/3237 , G06F1/324 , Y02D10/128 , Y02D50/20
Abstract: 在一實施例中,多核心處理器包括多個核心及一非核心,其中該非核心包括各種邏輯單元,包括快取記憶體、路由器、以及功率控制單元(PCU)。當該多核心處理器係在低功率狀態中時,該PCU可時脈閘控該等邏輯單元之至少一者以及該快取記憶體,以因此降低動態功率消耗。
Abstract in simplified Chinese: 在一实施例中,多内核处理器包括多个内核及一非内核,其中该非内核包括各种逻辑单元,包括高速缓存、路由器、以及功率控制单元(PCU)。当该多内核处理器系在低功率状态中时,该PCU可时脉闸控该等逻辑单元之至少一者以及该高速缓存,以因此降低动态功率消耗。
-
公开(公告)号:TWI628537B
公开(公告)日:2018-07-01
申请号:TW101109481
申请日:2012-03-20
Applicant: 英特爾股份有限公司 , INTEL CORPORATION
Inventor: 費澤 艾利克 , FETZER, ERIC , 里德林格 里德 , REIDLINGER, REID J. , 蘇提斯 丹 , SOLTIS, DON , 鮑希爾 威廉 , BOWHILL, WILLIAM J. , 斯里馬利 薩堤許 , SHRIMALI, SATISH , 席斯堤拉 克許那肯斯 , SISTLA, KRISHNAKANTH , 羅登 艾法蘭 , ROTEM, EFRAIM , 庫瑪 拉凱許 , KUMAR, RAKESH , 賈格 凡維克 , GARG, VIVEK , 奈維 艾隆 , NAVEH, ALON , 夏爾瑪 洛凱許 , SHARMA, LOKESH
IPC: G06F1/32
-
公开(公告)号:TWI470413B
公开(公告)日:2015-01-21
申请号:TW100148033
申请日:2011-12-22
Applicant: 英特爾股份有限公司 , INTEL CORPORATION
Inventor: 巴拉蘇伯馬尼亞 斯里肯斯 , BALASUBRAMANIAN, SRIKANTH , 湯瑪斯 特索爾 , THOMAS, TESSIL , 斯里馬利 薩堤許 , SHRIMALI, SATISH , 加尼森 巴斯卡倫 , GANESAN, BASKARAN
CPC classification number: G06F1/3293 , G06F1/3206 , G06F1/3237 , G06F1/324 , Y02D10/128 , Y02D50/20
-
-