-
公开(公告)号:TWI517557B
公开(公告)日:2016-01-11
申请号:TW102103624
申请日:2013-01-31
发明人: 任根生 , RAN, GEN SHENG , 王柏之 , WANG, PO CHIH , 陳家源 , CHAN, KA UN
IPC分类号: H03F3/21
CPC分类号: H03F1/223 , H03F3/45179 , H03F2200/09 , H03F2200/18 , H03F2200/372 , H03F2200/555 , H03F2203/45292 , H03F2203/45394 , H03F2203/45701 , H03F2203/45731
-
公开(公告)号:TW201547186A
公开(公告)日:2015-12-16
申请号:TW104121003
申请日:2012-03-08
发明人: 班森 基斯 , BENSON, KEITH
CPC分类号: H03F1/18 , H03F1/086 , H03F1/223 , H03F1/42 , H03F3/19 , H03F3/193 , H03F3/607 , H03F2200/108 , H03F2200/144 , H03F2200/153 , H03F2200/267 , H03F2200/423 , H03F2200/61
摘要: 一種具有改良穩定性之分散式放大器包括一輸入傳輸電路、一輸出傳輸電路、耦合於該輸入傳輸電路與該輸出傳輸電路之間的至少一疊接放大器。每一疊接放大器包括耦合至該輸出傳輸電路之一共同閘極組態型電晶體及耦合於該輸入傳輸電路與該共同閘極組態型電晶體之間的一共同源極組態型電晶體。該分散式放大器亦包括串聯耦合於該等共同閘極組態型電晶體中之至少一者的一汲極與一閘極之間的一非寄生電阻及電容以用於增加放大器穩定性。
简体摘要: 一种具有改良稳定性之分佈式放大器包括一输入传输电路、一输出传输电路、耦合于该输入传输电路与该输出传输电路之间的至少一叠接放大器。每一叠接放大器包括耦合至该输出传输电路之一共同闸极组态型晶体管及耦合于该输入传输电路与该共同闸极组态型晶体管之间的一共同源极组态型晶体管。该分佈式放大器亦包括串联耦合于该等共同闸极组态型晶体管中之至少一者的一汲极与一闸极之间的一非寄生电阻及电容以用于增加放大器稳定性。
-
公开(公告)号:TW201503593A
公开(公告)日:2015-01-16
申请号:TW103111498
申请日:2014-03-27
发明人: 岡本佑樹 , OKAMOTO, YUKI , 池田隆之 , IKEDA, TAKAYUKI , 黒川義元 , KUROKAWA, YOSHIYUKI , 竹村保彦 , TAKEMURA, YASUHIKO
IPC分类号: H03K5/003
CPC分类号: H03F3/45076 , H03F1/223 , H03F3/45179 , H03F3/45183 , H03F3/45237 , H03F2203/45394 , H03F2203/45518 , H03F2203/45674 , H03K19/018528
摘要: 提供一種位準轉移器,將由第一電位和第二電位構成的二進位信號轉換為由第一電位和第三電位構成的信號的位準轉移器,以及使用該位準轉移器的一種信號處理電路。另外,第一電位高於第二電位,第二電位高於第三電位。第一電位與第三電位的差也可以為3V以上且低於4V。在此,位準轉移器具有根據輸入到放大電路的第一信號的電位變化,產生在一定期間中用於操作放大電路的第二信號的電流控制電路。另外,位準轉移器的輸出是輸入到臨界值小於0V的N通道型電晶體的閘極。
简体摘要: 提供一种位准转移器,将由第一电位和第二电位构成的二进制信号转换为由第一电位和第三电位构成的信号的位准转移器,以及使用该位准转移器的一种信号处理电路。另外,第一电位高于第二电位,第二电位高于第三电位。第一电位与第三电位的差也可以为3V以上且低于4V。在此,位准转移器具有根据输入到放大电路的第一信号的电位变化,产生在一定期间中用于操作放大电路的第二信号的电流控制电路。另外,位准转移器的输出是输入到临界值小于0V的N信道型晶体管的闸极。
-
公开(公告)号:TWI435541B
公开(公告)日:2014-04-21
申请号:TW099130163
申请日:2010-09-07
发明人: 王柏之 , WANG, PO CHIH
CPC分类号: H03F1/223 , H03F1/0266 , H03F2200/102 , H03F2200/18
-
公开(公告)号:TWI433473B
公开(公告)日:2014-04-01
申请号:TW100129557
申请日:2011-08-18
申请人: 東芝股份有限公司 , KABUSHIKI KAISHA TOSHIBA
发明人: 清水優 , SHIMIZU, YUTAKA
CPC分类号: H04B1/40 , H03F1/02 , H03F1/223 , H03F1/565 , H03F3/2176 , H03F3/24 , H03F2200/387 , H04B1/0475 , H04B2001/045
-
公开(公告)号:TW201320587A
公开(公告)日:2013-05-16
申请号:TW101128233
申请日:2012-08-06
发明人: 皮納雷洛 珊卓 , PINARELLO, SANDRO , 慕勒 珍艾瑞克 , MUELLER, JAN-ERIK
CPC分类号: H03F1/0211 , H03F1/0277 , H03F1/223 , H03F1/56 , H03F3/193 , H03F3/211 , H03F3/245 , H03F3/72 , H03F2200/108 , H03F2200/27 , H03F2200/387 , H03F2203/21106 , H03F2203/21109 , H03F2203/21142 , H03F2203/7206
摘要: 本發明的一個實施例涉及一種功率放大器,其包括以串並聯矩陣配置連接的多個放大元件,所述串並聯矩陣配置包含具有串聯連接的放大元件的並聯列。所述並聯列被連接到公共輸出路徑,所述公共輸出路徑被耦合到配置成將相等的供電電壓提供給每列的供電電壓源。一個或多個輸入信號(例如RF輸入信號)透過第一行放大元件上的輸入端子被連接到功率放大器。剩餘的放大元件具有連接到獨立控制信號的控制端子,這允許每個放大元件獨立於該矩陣中的其他放大元件而被操作。放大元件的該選擇性操作允許在寬範圍的功率放大器輸出功率上改進的效率。
简体摘要: 本发明的一个实施例涉及一种功率放大器,其包括以串并联矩阵配置连接的多个放大组件,所述串并联矩阵配置包含具有串联连接的放大组件的并联列。所述并联列被连接到公共输出路径,所述公共输出路径被耦合到配置成将相等的供电电压提供给每列的供电电压源。一个或多个输入信号(例如RF输入信号)透过第一行放大组件上的输入端子被连接到功率放大器。剩余的放大组件具有连接到独立控制信号的控制端子,这允许每个放大组件独立于该矩阵中的其他放大组件而被操作。放大组件的该选择性操作允许在宽范围的功率放大器输出功率上改进的效率。
-
公开(公告)号:TWI388872B
公开(公告)日:2013-03-11
申请号:TW097106886
申请日:2008-02-27
申请人: 高通公司 , QUALCOMM INCORPORATED
发明人: 伍彥 , XU, YANG , 提摩西 保羅 帕爾斯 , PALS, TIMOTHY PAUL , 凱文 欣 華 王 , WANG, KEVIN HSI-HUAI
CPC分类号: H03F3/04 , G01S19/21 , G01S19/34 , G01S19/36 , H03F1/02 , H03F1/223 , H03F1/3205 , H03F3/19 , H03F3/24 , H04B7/18513 , H04B2001/045 , Y02D70/1222 , Y02D70/142 , Y02D70/144 , Y02D70/146 , Y02D70/164 , Y02D70/446
-
8.雙載波放大器電路和方法 DUAL CARRIER AMPLIFIER CIRCUITS AND METHODS 审中-公开
简体标题: 双载波放大器电路和方法 DUAL CARRIER AMPLIFIER CIRCUITS AND METHODS公开(公告)号:TW201220683A
公开(公告)日:2012-05-16
申请号:TW100107235
申请日:2011-03-02
申请人: 馬維爾國際貿易有限公司
IPC分类号: H03F
CPC分类号: H03H11/0461 , H03F1/223 , H03F3/45076 , H03F3/72 , H03F2200/222 , H03F2200/294 , H03F2200/414 , H03F2200/429 , H03F2200/451 , H03F2203/45352 , H03F2203/45366 , H03F2203/45394 , H03F2203/45464 , H03F2203/7209 , H03F2203/7236
摘要: 在一個實施方式中,本公開包括一種電路,包括:第一跨導級和第二跨導級,其接收RF信號;以及電流組合器電路。電流組合器電路將來自第一跨導級的電流(i)耦合至第一輸出路徑或者第二輸出路徑之一,或者(ii)耦合至第一輸出路徑和第二輸出路徑二者。當第一跨導級將電流耦合至第一輸出路徑或者第二輸出路徑之一時,電流組合器電路將來自第二跨導級的電流從第一輸出路徑和第二輸出路徑二者解除耦合。當第一跨導級將電流耦合至第一輸出路徑和第二輸出路徑二者時,電流組合器電路將來自第二跨導級的電流耦合至第一輸出路徑和第二輸出路徑二者。
简体摘要: 在一个实施方式中,本公开包括一种电路,包括:第一跨导级和第二跨导级,其接收RF信号;以及电流组合器电路。电流组合器电路将来自第一跨导级的电流(i)耦合至第一输出路径或者第二输出路径之一,或者(ii)耦合至第一输出路径和第二输出路径二者。当第一跨导级将电流耦合至第一输出路径或者第二输出路径之一时,电流组合器电路将来自第二跨导级的电流从第一输出路径和第二输出路径二者解除耦合。当第一跨导级将电流耦合至第一输出路径和第二输出路径二者时,电流组合器电路将来自第二跨导级的电流耦合至第一输出路径和第二输出路径二者。
-
9.用於功率放大的線性化電路與方法 LINEARIZATION CIRCUITS AND METHODS FOR POWER AMPLIFICATION 审中-公开
简体标题: 用于功率放大的线性化电路与方法 LINEARIZATION CIRCUITS AND METHODS FOR POWER AMPLIFICATION公开(公告)号:TW201214951A
公开(公告)日:2012-04-01
申请号:TW100143388
申请日:2010-07-28
申请人: 艾康半導體公司
IPC分类号: H03F
CPC分类号: H03F1/56 , H03F1/0266 , H03F1/223 , H03F1/226 , H03F1/3205 , H03F1/3223 , H03F1/3241 , H03F3/195 , H03F3/24 , H03F3/245 , H03F2200/102 , H03F2200/18 , H03F2200/192 , H03F2200/222 , H03F2200/387 , H03F2200/451 , H03F2200/453 , H03F2200/456 , H04B2001/0441
摘要: 本發明之線性電路與包括一功率放大器核心之功率放大電路結合使用。例示性線性化電路包括該功率放大器核心之一複製電路。在操作中,該線性化電路自一射頻(RF)信號產生一包絡信號。使用該包絡信號來控制該複製電路以產生代表該功率放大器核心之AM至AM失真之反相之一類比輸出信號。接著,該線性化電路用該複製電路之反相非線性信號將該RF信號加偏壓以控制該功率放大器核心。該功率放大器核心及其之該複製電路可被界定在相同半導體晶粒上,因此,二者皆類似地回應製程變數。
简体摘要: 本发明之线性电路与包括一功率放大器内核之功率放大电路结合使用。例示性线性化电路包括该功率放大器内核之一复制电路。在操作中,该线性化电路自一射频(RF)信号产生一包络信号。使用该包络信号来控制该复制电路以产生代表该功率放大器内核之AM至AM失真之反相之一模拟输出信号。接着,该线性化电路用该复制电路之反相非线性信号将该RF信号加偏压以控制该功率放大器内核。该功率放大器内核及其之该复制电路可被界定在相同半导体晶粒上,因此,二者皆类似地回应制程变量。
-
10.參考電壓電路以及具有該參考電壓電路之運算放大器電路 REFERENCE VOLTAGE CIRCUIT AND VOLTAGE STABILIZING/REGULATING CIRCUIT HAVING THE REFERENCE VOLTAGE CIRCUIT 有权
简体标题: 参考电压电路以及具有该参考电压电路之运算放大器电路 REFERENCE VOLTAGE CIRCUIT AND VOLTAGE STABILIZING/REGULATING CIRCUIT HAVING THE REFERENCE VOLTAGE CIRCUIT公开(公告)号:TWI359342B
公开(公告)日:2012-03-01
申请号:TW097115197
申请日:2008-04-25
申请人: 國立臺灣大學
CPC分类号: G05F3/30 , H03F1/223 , H03F3/195 , H03F3/45085 , H03F2203/45646 , H03F2203/45648 , H03F2203/45651 , H03F2203/45674 , H03F2203/45676
摘要: 一種疊加電流鏡電路(cascode current mirror)與帶隙電路(bandgap),係可利用PNP電晶體與兩串聯電阻以減緩溫度效應與漣波電壓擾動之特性,將疊加電流鏡電路與帶隙電路搭配使用復能形成參考電壓電路,俾利用參考電壓電路產生出不受溫度效應與漣波電壓擾動的參考電流,再供具有穩壓調節功能的運算放大器電路作精準的誤差電壓校正,進而縮短運算放大器電路誤差的校正時間,並使經過運算放大器電路調節後的電壓,具有不受溫度效應與漣波電壓擾動之特性。
简体摘要: 一种叠加电流镜电路(cascode current mirror)与带隙电路(bandgap),系可利用PNP晶体管与两串联电阻以减缓温度效应与涟波电压扰动之特性,将叠加电流镜电路与带隙电路搭配使用复能形成参考电压电路,俾利用参考电压电路产生出不受温度效应与涟波电压扰动的参考电流,再供具有稳压调节功能的运算放大器电路作精准的误差电压校正,进而缩短运算放大器电路误差的校正时间,并使经过运算放大器电路调节后的电压,具有不受温度效应与涟波电压扰动之特性。
-
-
-
-
-
-
-
-
-