DMA転送装置
    2.
    发明申请
    DMA転送装置 审中-公开
    DMA传输设备

    公开(公告)号:WO2009110168A1

    公开(公告)日:2009-09-11

    申请号:PCT/JP2009/000227

    申请日:2009-01-22

    CPC classification number: G06F13/28

    Abstract:  転送元アドレス設定検知部(305)は、マスタ(301)がDMAC(302)に対して複数回行うレジスタ設定のうちDMA転送元領域の転送開始アドレス設定よりDMA転送元アドレスを取得する。先行読み出し処理部(303)は、DMAC(302)がDMA転送を開始する前に、DMA転送元アドレスが指定するリソース(304)上のデータを先行読み出しし、さらにDMA転送元アドレスをインクリメントして先行読み出しを繰り返す。DMAC(302)は、マスタ(301)によるレジスタ設定が終わればDMA転送を開始し、先行読み出し処理部(303)上に既に先行読み出ししているDMA転送元領域のデータを読み出し、リソース(304)上のDMA転送先領域に転送する。

    Abstract translation: 在由主机(301)在DMAC(302)上执行的寄存器设置中,传送源地址设置检测单元(305)从DMA传送源区域传送开始地址设置获取DMA传送源地址。 在DMAC(302)开始DMA传输之前,预先处理单元(303)从由DMA传输源地址指定的资源(304)读出数据,并增加DMA传输源地址,从而重复前瞻 处理。 DMAC(302)在由主机(301)完成寄存器设置完成后开始DMA传送,并将已经预先读出的DMA传输源区域的数据读出到预先处理单元(303),以便 以将数据传送到资源中的DMA传送目的地区域(304)。

    バス調停装置
    3.
    发明申请
    バス調停装置 审中-公开
    总线仲裁设备

    公开(公告)号:WO2011089660A1

    公开(公告)日:2011-07-28

    申请号:PCT/JP2010/003536

    申请日:2010-05-26

    CPC classification number: G06F13/364

    Abstract:  調停回路108は、低レイテンシが求められるCPU等のマスタ101からのリードライト要求を一定間隔で受け付けることで、マスタ101が低レイテンシでメモリアクセスを行う。広帯域が求められるDMAコントローラ等のマスタ102,103には、マスタ101が使用しない残りの帯域を割り当てることで、必要な帯域が確保される。調停回路108は、スレーブ118内のバッファ119にリードライト要求が滞留している状況下では、優先度の低いマスタ102,103からのリードライト要求の受理を抑制する。したがって、特定のマスタからの要求を低レイテンシでスレーブに伝送できると共に、他のマスタに必要な帯域を確保可能なバス調停装置を提供できる。

    Abstract translation: 公开了一种总线仲裁装置,其能够以低延迟将请求从指定主机传送到从机,并且确保其他主机所需的带宽。 仲裁电路(108)以给定的时间间隔从CPU或其他主机(101)接收读/写请求,为此需要低等待时间。 因此,主机(101)执行低延迟存储器访问。 通过将主机(101)不使用的额外带宽分配给需要宽带的DMA控制器或其他主机(102,103)来确保宽带所需的带宽。 当在从机(118)中的缓冲器(119)上停止读/写请求时,仲裁电路(108)约束来自主机(102,103)的低优先级读/写请求的接收。

Patent Agency Ranking