一种像素电路及其驱动方法、显示面板和显示装置

    公开(公告)号:WO2018014625A1

    公开(公告)日:2018-01-25

    申请号:PCT/CN2017/083059

    申请日:2017-05-04

    Abstract: 一种像素电路及其驱动方法、显示面板和显示装置。像素电路包括:数据写入模块(1)、驱动模块(3)、控制模块(2)和电致变色器件(4)。数据写入模块(1)在第一控制信号的控制下,将数据信号端(Data)输出的数据信号提供给驱动模块(3)的控制端。驱动模块(3)在数据信号的控制下,根据电源电压信号端(VDD)输出的电源电压信号来驱动电致变色器件(4)进行显色或褪色。控制模块(2)基于第二控制信号来控制驱动模块(3)与电致变色器件(4)的导通,控制模块(2)控制该导通从而使该导通延迟于电源电压信号的变化。通过各模块的相互配合,可以实现控制模块(2)的导通延迟于电源电压信号的变化,从而可以有效去除电源电压信号的干扰,避免因电源电压信号变化造成的显示波动,进而可以提高显示效果。

    데이터 심볼 락킹 장치 및 방법
    4.
    发明申请
    데이터 심볼 락킹 장치 및 방법 审中-公开
    数据符号锁定装置和方法

    公开(公告)号:WO2012011772A2

    公开(公告)日:2012-01-26

    申请号:PCT/KR2011/005422

    申请日:2011-07-22

    CPC classification number: G09G3/2096 G09G2310/0275

    Abstract: 본 발명은 데이터 심볼 락킹 장치 및 방법에 관한 것이다. 본 발명의 일 실시예에 따르면, 병렬화부로부터 M 비트만큼 지연된 N 비트의 병렬 데이터(여기서, M은 N보다 작음)를 수신하여, M을 나타내기 위한 소정의 스위치 신호를 출력하는 스위치부 및 상기 병렬 데이터 및 상기 스위치 신호를 수신하여, 상기 병렬 데이터 중 지연된 M 비트 부분에 포함된 각각의 비트에 해당하는 데이터가 그에 상응하는 한 클럭 이전의 비트에 해당하는 데이터로 병렬 쉬프트된 쉬프트 데이터를 출력하는 쉬프트 회로 블록, 및 상기 쉬프트 데이터 및 상기 스위치 신호를 수신하여, 상기 쉬프트 데이터가 M 비트만큼 원형 쉬프트된 정렬 데이터를 출력하는 정렬 회로 블록을 포함하는 데이터 정렬부를 포함하는 데이터 심볼 락킹 장치가 제공된다.

    Abstract translation: 数据符号锁定的装置和方法技术领域本发明涉及用于数据符号锁定的装置和方法。 根据本发明的一个实施例中,M比特延迟的N位的并行数据尽可能从平行化单元接收(其中,M是小于N),开关单元,并且输出一规定的开关信号,以指示所述M 并行数据和开关信号,并且输出对应于包括在对应于相应时钟之前的一个位的并行数据的延迟M位部分中的每个位的数据的经并行移位的移位数据 以及用于接收移位数据和开关信号并输出​​其中移位数据循环移位M位的分类数据的分类电路模块。

    PULSE SIGNAL OUTPUT CIRCUIT AND SHIFT REGISTER
    6.
    发明申请
    PULSE SIGNAL OUTPUT CIRCUIT AND SHIFT REGISTER 审中-公开
    脉冲信号输出电路和移位寄存器

    公开(公告)号:WO2011108345A1

    公开(公告)日:2011-09-09

    申请号:PCT/JP2011/052964

    申请日:2011-02-04

    Inventor: MIYAKE, Hiroyuki

    Abstract: A pulse signal output circuit capable of operating stably and a shift register including the pulse signal output circuit are provided. A clock signal is supplied to one of transistors connected to a first output terminal. A power supply potential is applied to one of transistors connected to a second output terminal. Thus, power consumed by discharge and charge of the transistor included in the second output terminal can be reduced. Further, since a potential is supplied from a power source to the second output terminal, sufficient charge capability can be obtained.

    Abstract translation: 提供能够稳定运行的脉冲信号输出电路和包括脉冲信号输出电路的移位寄存器。 时钟信号被提供给连接到第一输出端子的晶体管之一。 电源电位施加到连接到第二输出端子的晶体管之一。 因此,可以减少包括在第二输出端子中的晶体管的放电和电荷消耗的功率。 此外,由于从电源向第二输出端子提供电位,因此可以获得足够的充电能力。

    シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
    8.
    发明申请
    シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置 审中-公开
    移动寄存器和提供的扫描信号线路驱动电路与显示设备

    公开(公告)号:WO2011055569A1

    公开(公告)日:2011-05-12

    申请号:PCT/JP2010/061944

    申请日:2010-07-15

    CPC classification number: G09G3/3685 G09G2310/0275 G09G2310/0286 G11C19/287

    Abstract:  モノリシック化されたゲートドライバ内のシフトレジスタにおいて、異常動作を引き起こすことなく、かつ、回路面積の増大,消費電流の増大,コスト増を抑制しつつ、クロック立下がり-立上がり期間を短くすることを目的とする。 奇数段目に与えられる2相のクロック信号(GCK1,GCK3)と偶数段目に与えられる2相のクロック信号(GCK2,GCK4)とからなる位相が90度ずつずれた4相のクロック信号に基づいて動作するシフトレジスタ(410)において、各段では、第1ノードの電位がハイレベルになっているときに、第1クロック(CKA)の電位が走査信号(GOUT)の電位として現れる。このような構成において、各段に含まれる第1ノードの電位は、前段から出力される走査信号のパルスに基づいてハイレベルにされ、3段後の段から出力される走査信号のパルスに基づいてローレベルにされる。

    Abstract translation: 公开了一种单片栅极驱动器中的移位寄存器,其不会引起异常操作,并且防止在缩短时钟下降和上升时间的同时增加电路表面积,电流消耗和成本。 移位寄存器(410)对四相时钟信号进行工作,其相位偏移90°,由分配给奇数级的两相时钟信号(GCK1,GCK3)和两相时钟 信号(GCK2,GCK4)分配给偶数级。 在移位寄存器(410)的每个级中,当第一节点的电位处于高电平时,扫描信号(GOUT)的电位是第一时钟(CKA)的电位。 在这种结构中,根据从前一级输出的扫描信号脉冲将各级中包含的第一节点的电位设定为高电平,并根据扫描信号脉冲设定为低电平 从第三个后期输出。

    DRIVING LIQUID CRYSTAL DISPLAYS
    10.
    发明申请
    DRIVING LIQUID CRYSTAL DISPLAYS 审中-公开
    驱动液晶显示器

    公开(公告)号:WO2010107458A1

    公开(公告)日:2010-09-23

    申请号:PCT/US2009/066838

    申请日:2009-12-04

    Abstract: In an embodiment, a pixel driving circuit comprises: one or more source drivers for enabling a first subpixel of a subpixel pair to receive first data and a second subpixel of the subpixel pair to receive second data; one or more source drivers for driving the first data to the first subpixel and the second data to the second subpixel, wherein the first data is different than the second data.

    Abstract translation: 在一个实施例中,像素驱动电路包括:用于使子像素对的第一子像素能够接收第一数据的一个或多个源极驱动器和子像素对的第二子像素以接收第二数据; 一个或多个源驱动器,用于将第一数据驱动到第一子像素,第二数据驱动到第二子像素,其中第一数据不同于第二数据。

Patent Agency Ranking