- 专利标题: 制造具有高K栅极介电层和金属栅电极的半导体器件的方法
- 专利标题(英): A method for making a semiconductor device having a high-k gate dielectric layer and a metal gate electrode
-
申请号: CN200580030142.1申请日: 2005-08-22
-
公开(公告)号: CN101095223B公开(公告)日: 2011-04-20
- 发明人: M·多茨 , J·布拉斯克 , J·卡瓦利罗斯 , U·邵 , M·梅茨 , S·达塔 , R·纳吉塞蒂 , R·曹
- 申请人: 英特尔公司
- 申请人地址: 美国加利福尼亚州
- 专利权人: 英特尔公司
- 当前专利权人: 英特尔公司
- 当前专利权人地址: 美国加利福尼亚州
- 代理机构: 中国专利代理(香港)有限公司
- 代理商 张雪梅; 梁永
- 优先权: 10/937,195 2004.09.08 US
- 国际申请: PCT/US2005/029813 2005.08.22
- 国际公布: WO2006/028690 EN 2006.03.16
- 进入国家日期: 2007-03-08
- 主分类号: H01L21/8238
- IPC分类号: H01L21/8238
摘要:
描述了一种制造半导体器件的方法。该方法包括在衬底上形成第一介电层,在第一介电层之内形成沟槽,以及在衬底上形成第二介电层。第二介电层具有形成于沟槽中的第一部分,以及第二部分。在于所述第二介电层的所述第一和第二部分上形成具有第一功函数的第一金属层之后,将部分所述第一金属层转变为具有第二功函数的第二金属层。
公开/授权文献
- CN101095223A 制造具有高K栅极介电层和金属栅电极的半导体器件的方法 公开/授权日:2007-12-26
IPC分类: