- 专利标题: 一种适用于SRAM型FPGA的LVDS接收器
-
申请号: CN201610103943.6申请日: 2016-02-26
-
公开(公告)号: CN105808489B公开(公告)日: 2018-09-11
- 发明人: 李智 , 赵元富 , 陈雷 , 李学武 , 张彦龙 , 孙华波 , 张健 , 林美东 , 付勇
- 申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
- 申请人地址: 北京市丰台区东高地四营门北路2号
- 专利权人: 北京时代民芯科技有限公司,北京微电子技术研究所
- 当前专利权人: 北京时代民芯科技有限公司,北京微电子技术研究所
- 当前专利权人地址: 北京市丰台区东高地四营门北路2号
- 代理机构: 中国航天科技专利中心
- 代理商 庞静
- 主分类号: G06F13/40
- IPC分类号: G06F13/40 ; G06F13/42
摘要:
本发明提供一种适用于SRAM型FPGA的LVDS接收器,该接收器由差分输入级、差分辅助级、差分增益级与输出缓冲级组成。差分输入级将输入差分电压信号转换为差分输入电流信号,差分输出级输出与差分输入级的输入信号同相和反相电压信号,差分辅助级接收反相输出信号,将其转换为差分辅助电流信号,差分输入电流与差分辅助电流合并输出到差分增益级,差分增益级将接收到的电流信号转换为电压信号并放大,然后通过输出缓冲级输出,差分辅助级、差分增益级与输出缓冲级组成反馈回路,当差分输入电压极性改变时,利用反馈作用加快接收器的状态切换,使接收器具有更高的工作速度。此外,由于使用了自偏置结构,本发明不需要额外的偏置电路,减少了电路成本。
公开/授权文献
- CN105808489A 一种适用于SRAM型FPGA的LVDS接收器 公开/授权日:2016-07-27