千兆以太网收发器接收通道中的数据对齐电路

    公开(公告)号:CN1561009A

    公开(公告)日:2005-01-05

    申请号:CN200410016672.8

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种千兆以太网收发器接收通道中的数据对齐电路。该电路模块由输入数据队列、判决器序列、n0发生器、猜想序列发生器、串并转换器、序列匹配器和输出多路选择器组成。其在系统中的连接方式之一,是接于数据通道的均衡器和Vilerbi译码器之间;连接方式之二,将模块分为控制部分和数据通路部分,控制部分接于均衡器之后,数据通路部分接于A/D转换器和均衡器之间。本发明可使接收通路中四对双绞线上的数据对齐,从而使后续的解码操作能够正确进行。

    千兆以太网发送电路中的数模转换器

    公开(公告)号:CN1561002A

    公开(公告)日:2005-01-05

    申请号:CN200410016675.1

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种千兆以太网发送电路中的数模转换器。它由温度译码模块、开关锁存器阵列模块、电流单元阵列模块和锁相环电路模块组成。系统的5bit数字信号给温度译码电路,经过编码后输出16bit数字信号,分别送入开关锁存器模块处理,得到128路数字开关信号,作为电流单元阵列的输入,并控制电流单元的打开或关闭;锁相环电路为数模转换器提供采样时钟以及用于4ns时序控制所需的一系列时钟。本发明能将输出模拟电平的转换时间控制在3ns-5ns之间。

    一种基于浮动电源的宽带高线性环形放大器

    公开(公告)号:CN116915191A

    公开(公告)日:2023-10-20

    申请号:CN202310574645.5

    申请日:2023-05-19

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种基于浮动电源的宽带高线性环形放大器。本发明环形放大器结构,由第一反相器级、第二反相器级、第三反相器级以及浮动电源电路构成;第一反相器级包括N路和P路反相器,输入为环形放大器的差分输入,输出通过交叉耦合连接到第二反相器级的栅端,电阻RBE提供偏置增强电压;第二反相器级包括N路和P路反相器,输入为第一反相器级中PMOS管和NMOS管的漏端,输出为第三反相器级的栅端,电阻RDZ提供自偏置电压;第三反相器级包括N路和P路反相器,输入为第二反相器级中PMOS管和NMOS管的漏端,输出为环形放大器的差分输出;本发明可提高环形放大器稳定性和在一定输出摆幅内的线性度。

    一种高速低精度高能效逐次逼近型模数转换器

    公开(公告)号:CN116566394A

    公开(公告)日:2023-08-08

    申请号:CN202310574206.4

    申请日:2023-05-19

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种高速低精度高能效逐次逼近型模数转换器。本发明逐次逼近型模数转换器包括采样保持电路、比较器、子数模转换器和SAR控制逻辑;采样保持电路在采样阶段采样输入信号,在采样结束后保持采样结束时刻的值,比较器将采样到的模拟信号与子数模转换器提供的参考电压进行比较,根据比较器的输出结果和SAR控制逻辑,调节子数模转换器产生的参考电压。本发明逐次逼近型模数转换器采用异步架构,通过缩短关键路径加快速度;子数模转换器采用顶级板采样的拆分式电容阵列,电容采用全定制式单位电容,电容数量减半,电容阵列面积减小,有效提高逐次逼近型数模转换器的速度,降低逐次逼近型模数转换器的功耗。

    一种聚合物材料杂原子链末端的自由基切除方法

    公开(公告)号:CN110407960B

    公开(公告)日:2021-09-17

    申请号:CN201910628542.6

    申请日:2019-07-12

    Applicant: 复旦大学

    Inventor: 潘翔城 李宁

    Abstract: 本发明公开了一种聚合物材料杂原子链末端的自由基切除方法,将具有杂原子链末端的聚合物材料溶于溶剂中,加入小分子杂环卡宾硼烷,加入热引发剂或者光引发剂,在加热条件或光照条件下,搅拌1‑48 h后,小分子杂环卡宾硼烷变成小分子杂环卡宾硼烷自由基,在反应中进攻聚合物材料末端的碳‑杂原子键,同时作为氢自由基给体释放一个氢自由基;氢自由基与脱除杂原子链末端的聚合物链结合,最终彻底完成聚合物材料的杂原子链末端的切除,在不良溶剂中沉降出切除杂原子链末端后的聚合物材料;其中:热引发剂与聚合物材料的摩尔比为(0.01‑1):1。小分子杂化卡宾硼烷制备过程简单并且在空气中可以稳定存在,完成杂原子链末端切除过程后,聚合物产率不低于85%。

    一种带有片上有源Balun的差分CMOS多模低噪声放大器

    公开(公告)号:CN102332877B

    公开(公告)日:2014-09-03

    申请号:CN201110206385.3

    申请日:2011-07-22

    Applicant: 复旦大学

    Abstract: 本发明属于射频集成电路技术领域,具体为一种带有片上有源Balun的差分CMOS多模低噪声放大器。它由匹配级、放大级、反馈级和负载级组成第一级放大器;由有源片上Balun构成第二级放大器。其中,匹配级使用键合线电感、寄生电容、栅极电感与电路输入阻抗组成匹配网络;放大级使用共源级NMOS管与PMOS管作为输入端,共栅级NMOS管作为电流跟随器;输入NMOS管栅极与电流跟随器NMOS管漏极之间的NMOS管与电阻构成“电压-电流”型负反馈通路;第三级放大器的有源Balun分别使用共源和源跟随器来实现Balun的单转双功能。本发明结构简单,占用芯片面积小,功耗低,带宽覆盖范围大,增加电路可实用性。该低噪声放大器可以应用于0.5~10.6GHz的多模接收机前端中。

    一种基于误差自消除技术的动态比较器

    公开(公告)号:CN103795379A

    公开(公告)日:2014-05-14

    申请号:CN201410021634.5

    申请日:2014-01-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种基于误差自消除技术的动态比较器。其结构包括:由偏置电路构成的偏置级,采用误差自消除技术的输入预放大级,用于输入预放大级输出波形整形的反向级和采用时域比较的输出级;偏置级通过时钟信号控制输入预放大级的放电电流源的偏置;输入预放大级在预充电阶段采样误差信号并在放电的比较阶段消除误差;输入预放大级的输出波形连接到反向级整形;经反向级整形后的输出信号输入到输出级进行时域比较,输出级输出的结果即为比较器的比较结果。本发明相对于传统的动态比较器对晶体管失配造成的误差有很好的消除效果,可以大幅度的地提高动态比较器的精度。

    一种相位可调的精确正交压控振荡器电路

    公开(公告)号:CN103762945A

    公开(公告)日:2014-04-30

    申请号:CN201410025734.5

    申请日:2014-01-20

    Applicant: 复旦大学

    Abstract: 本发明属于模拟射频集成电路技术领域,具体为一种可以实现相位可调的精确正交压控振荡器,可用于射频频率综合器集成电路中。该电路主要为一个注入锁定的正交压控振荡器。其中注入锁定的压控振荡器由负阻网络、片上电感电容谐振腔、电压控制的可变电容以及可调的偏置电路构成;正交压控振荡器则由两个注入锁定压控振荡器单元构成,其信号通过串联注入的方式进行耦合,从而达到输出正交的目的。可调的偏置电路包括压控振荡器的电流偏置和正交信号耦合注入的直流电压偏置。通过调节这些偏置电流和偏置电压,使得输出信号的相位可调,以此改善因工艺误差、器件适配等造成的相位误差,得到精确输出的正交信号。

    一种用于全数字锁相环的动态器件匹配的方法

    公开(公告)号:CN103684428A

    公开(公告)日:2014-03-26

    申请号:CN201210331349.4

    申请日:2012-09-08

    Applicant: 复旦大学

    Abstract: 本发明属于微电子及集成电路技术领域,具体涉及一种用于全数字锁相环的动态器件匹配的方法,尤其是一种应用在全数字锁相环中的,改善锁相环输出频谱的动态器件匹配的方法。本方法通过包括:分频倍数可变时钟分频器,伪随机码发生器,二进制-温度计码转换电路和桶形移位器阵列的电路对数字控制振荡器中控制字进行码值转换,并随机移位,降低电容不匹配对数字控制振荡器输出频谱的影响;本发明的方法尤其适用于全数字锁相环的电路设计,在数字控制振荡器模块的设计和制造的过程中,具有重要的实用价值。

    一种宽带、低增益抖动的缓冲器

    公开(公告)号:CN103684399A

    公开(公告)日:2014-03-26

    申请号:CN201210337509.6

    申请日:2012-09-12

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,涉及一种宽带、低增益抖动的缓冲器,由两级电路构成,每级电路均为全差分电路,第一级电路通过串联电感建峰电路提供一定增益;第二级通过并联电感建峰电路进行增益补偿,本发明的缓冲器通过电感建峰,实现宽带驱动;通过增益补偿,实现宽带内的低增益抖动。实验证实,本发明的缓冲器电路能克服现有技术如全频段多带正交频分复用超宽带应用中单级的串联电感建峰电路难以满足系统对缓冲器的要求的缺陷,具有良好的宽带和低增益抖动性能。

Patent Agency Ranking