包括经级联耦合结构发送参考时钟的存储装置的电子装置

    公开(公告)号:CN114415964B

    公开(公告)日:2024-09-03

    申请号:CN202210086591.3

    申请日:2017-09-08

    Abstract: 公开了一种电子装置,所述电子装置包括:至少一个应用处理器;第一存储装置,被配置为与应用处理器通信,利用振荡器生成参考时钟信号,并且向时钟输出端口输出参考时钟信号;以及第二存储装置,被配置为从时钟输出端口接收参考时钟信号,并且利用参考时钟信号与第一存储装置通信,其中,应用处理器被配置为通过第一存储装置与第二存储装置通信。

    包括经级联耦合结构发送参考时钟的存储装置的电子装置

    公开(公告)号:CN107870741B

    公开(公告)日:2022-05-24

    申请号:CN201710804654.3

    申请日:2017-09-08

    Abstract: 公开了一种电子装置,所述电子装置包括:应用处理器,被配置为生成参考时钟;第一存储装置,被配置为通过时钟输入端口从应用处理器接收参考时钟,向时钟输出端口输出参考时钟,并通过利用参考时钟与应用处理器通信;以及第二存储装置,被配置为从时钟输出端口接收参考时钟,并利用参考时钟与第一存储装置通信。

    包括监测电路的电子装置和包括在其内的存储装置

    公开(公告)号:CN107918526B

    公开(公告)日:2022-05-10

    申请号:CN201710895839.X

    申请日:2017-09-28

    Abstract: 提供了包括监测电路的电子装置和包括在电子装置内的存储装置。所述电子装置可以包括连接为直接与扩展存储装置通信的嵌入式存储装置以及连接为直接与嵌入式存储装置通信并通过嵌入式存储装置连接至扩展存储装置的应用处理器。所述嵌入式存储装置包括监测从应用处理器接收的命令的监测装置。所述监测装置基于监测命令的结果来产生表示嵌入式存储装置和扩展存储装置的状态的命令状态信号。嵌入式存储装置操作,使得根据命令状态信号在嵌入式存储装置的部分或全部中控制供电。

    存储系统及其数据处理方法

    公开(公告)号:CN101667454A

    公开(公告)日:2010-03-10

    申请号:CN200910168379.6

    申请日:2009-08-31

    Abstract: 本发明提供了一种存储系统及其数据处理方法,包括闪速存储器的存储系统的数据处理方法包括:判断从所述闪速存储器的选择的页面最初读取的数据能否纠正。如果判断出最初读取的数据不能纠正,则基于每个最新确定的读取电压从所述选择的页面最新读取数据。然后,基于与最初读取的数据对应的EDC数据,收集最新读取的数据的无错子扇区。然后,基于与所述最初读取的数据对应的ECC数据,纠正所述无错子扇区的数据。

Patent Agency Ranking