阵列基板和显示装置
    12.
    发明授权

    公开(公告)号:CN103809341B

    公开(公告)日:2016-04-27

    申请号:CN201410053374.X

    申请日:2014-02-17

    Abstract: 本发明涉及显示技术领域,公开了一种阵列基板和显示装置,其包括衬底基板、数据线和栅线,所述数据线和栅线交叠设置在所述衬底基板上,所述数据线和栅线之间设有有源层,所述有源层相对的两侧分别具有延伸部,每个所述延伸部具有折弯部。本发明利用了尖端放电原理,在有源层的两侧设置延伸部,且该延伸部具有折弯部,其折弯处相比于其它部位为尖端部位,在阵列基板发生静电效应(ESD效应)时,由于静电效应所产生的电荷都聚集在折弯部进行放电,由此可避免在数据线和栅线连接处的有源层上产生孔洞,避免数据线沉积与栅线直接连接,进而避免阵列基板由于静电效应所产生的横纹、花屏等不良的现象,可提高产品的品质和良率。

    阵列基板和显示装置
    14.
    发明公开

    公开(公告)号:CN103809341A

    公开(公告)日:2014-05-21

    申请号:CN201410053374.X

    申请日:2014-02-17

    Abstract: 本发明涉及显示技术领域,公开了一种阵列基板和显示装置,其包括衬底基板、数据线和栅线,所述数据线和栅线交叠设置在所述衬底基板上,所述数据线和栅线之间设有有源层,所述有源层相对的两侧分别具有延伸部,每个所述延伸部具有折弯部。本发明利用了尖端放电原理,在有源层的两侧设置延伸部,且该延伸部具有折弯部,其折弯处相比于其它部位为尖端部位,在阵列基板发生静电效应(ESD效应)时,由于静电效应所产生的电荷都聚集在折弯部进行放电,由此可避免在数据线和栅线连接处的有源层上产生孔洞,避免数据线沉积与栅线直接连接,进而避免阵列基板由于静电效应所产生的横纹、花屏等不良的现象,可提高产品的品质和良率。

    阵列基板及其制备方法、显示装置

    公开(公告)号:CN104238207A

    公开(公告)日:2014-12-24

    申请号:CN201410418430.5

    申请日:2014-08-22

    Abstract: 本发明提供一种阵列基板及其制备方法、显示装置,属于液晶显示器制造技术领域,其可解决现有的阵列基板中数据线与公共电极之间产生电容而造成显示不良的问题。本发明的阵列基板,包括:基底,设置在基底上的多条数据线,该阵列基板还包括:屏蔽电极,所述屏蔽电极设置在所述数据线上方,将所述数据线部分覆盖或全部覆盖,且与所述数据线电学绝缘;第一电极,与所述屏蔽电极同层且断开设置;第二电极,设置在所述第一电极上方且与所述第一电极电学绝缘,其中,所述屏蔽电极接屏蔽电压信号,所述第二电极接稳定电压信号,且所述屏蔽电极与所述第二电极的之间无电场或形成弱电场。

Patent Agency Ranking