一种像素电极及液晶显示面板

    公开(公告)号:CN202150003U

    公开(公告)日:2012-02-22

    申请号:CN201120252588.1

    申请日:2011-07-18

    发明人: 张鑫

    IPC分类号: G02F1/1343

    摘要: 本实用新型提供了一种像素电极以及一种液晶显示面板,像素电极包括垂直相交的条状的水平主干和条状的竖直主干,水平主干与竖直主干的交点为水平主干的中心点及竖直主干的中心点的重合;由水平主干与竖直主干垂直相交所均分而成的四个像素区域中,每个像素区域具有多个平铺的条状分支,每个像素区域中的多个条状分支相对于水平主干以相同的夹角向外延伸,多个条状分支两两之间具有间隔,条状分支与水平主干或竖直主干的连接部分的宽度小于条状分支的主体部分的宽度。以解决现有技术中像素中心靠近竖直主干处左右两侧的液晶相互挤压而出现不连续线,影响液晶效率的技术问题,提高液晶效率。

    一种像素电极及液晶显示面板

    公开(公告)号:CN202150001U

    公开(公告)日:2012-02-22

    申请号:CN201120230396.0

    申请日:2011-07-01

    发明人: 张鑫

    IPC分类号: G02F1/1343

    摘要: 本实用新型实施例提供了一种像素电极及液晶显示面板,该像素电极包括垂直相交的条状的水平主干和条状的竖直主干,水平主干与竖直主干的交点为水平主干的中心点及竖直主干的中心点的重合;由水平主干与竖直主干垂直相交所均分而成的四个像素区域中,每个像素区域具有多个平铺的条状分支,每个像素区域中的多个条状分支相对于水平主干以相同的夹角向外延伸,多个条状分支两两之间具有间隔;条状分支的远端部分的宽度大于条状分支的主体部分宽度。通过将像素电极的条状分支的远端部分的宽度设置成大于条状分支的宽度,从而减少像素电极的边缘黑区的面积,使非开口区的面积变小,能够提高液晶显示面板的开口率,并对不连续线的出现几率起到抑制的效果。

    像素电极和液晶显示阵列基板

    公开(公告)号:CN202221503U

    公开(公告)日:2012-05-16

    申请号:CN201120186023.8

    申请日:2011-06-03

    发明人: 张鑫

    IPC分类号: G02F1/1343

    摘要: 本实用新型揭示一种像素电极和液晶显示阵列基板,所述像素电极包括由中心区域沿水平方向和垂直方向划分的四部分,所述四部分分别包括多个条状分支,所述多个条状分支中互为相邻的条状分支是以缝隙隔开,所述多个条状分支相对于所述中心区域向外延伸;其中,所述四部分相互邻接处的条状分支相互连接,形成沿垂直方向延伸的交错连接部和沿水平方向延伸的交错连接部,并使得所有的条状分支相互导通。实施本实用新型能够去除像素电极结构中的主干部分,从而提高开口率;像素电极中四部分相互邻接处的条状分支通过交替排列的方式,能够有效抑制该位置处“黑纹”现象。

    像素电极结构
    14.
    实用新型

    公开(公告)号:CN202093285U

    公开(公告)日:2011-12-28

    申请号:CN201120188343.7

    申请日:2011-06-07

    发明人: 张鑫

    IPC分类号: G02F1/1343 G02F1/139

    摘要: 本实用新型提供了一种像素电极结构,包括:条状的水平主干和条状的竖直主干,所述水平主干与所述竖直主干的中心垂直相交;由所述水平主干与所述竖直主干中心垂直相交所均分而成的四个区域中,分别具有多个条状分支,所述多个条状分支相对于竖直主干与水平主干垂直相交的中心点向外发散,所述多个条状分支间隔有多条缝隙;所述水平主干与竖直主干中心垂直相交的中心区域内还设置有两个中心对称的多边形或扇形切口。应用本实用新型的像素电极结构,液晶显示面板的亮区较大,穿透率较高,显示效果好。

    触控面板
    18.
    发明授权

    公开(公告)号:CN104571700B

    公开(公告)日:2017-10-13

    申请号:CN201410842861.4

    申请日:2014-12-30

    发明人: 薛景峰 张鑫

    IPC分类号: G06F3/041

    摘要: 本发明提供一种触控面板,其包括:基板;依次层叠设置在基板的表面上的低温多晶硅层、第一绝缘层、栅极及第二绝缘层;源极和漏极,源极和漏极设置在第二绝缘层上,且源极和漏极间隔设置,源极及漏极分别通过通孔与低温多晶硅层相连;平坦层,层叠设置在源极、漏极及第二绝缘层上,平坦层设置有第一贯孔,第一贯孔对应漏极设置;填充部,填充第一贯孔,且填充部与漏极电连接;第三绝缘层,层叠设置在平坦层上,第三绝缘设置有第二贯孔,第二贯孔对应填充部设置;像素电极,设置在第三绝缘层上且通过第二贯孔与填充部电连接。本发明触控面板的像素电极不容易断线和脱落。

    一种阵列基板的制作方法、阵列基板及显示面板

    公开(公告)号:CN104538358A

    公开(公告)日:2015-04-22

    申请号:CN201510016691.9

    申请日:2015-01-13

    IPC分类号: H01L21/77 H01L21/28 H01L27/12

    摘要: 本发明公开了一种阵列基板的制作方法、阵列基板及显示面板,该方法包括:在基板上形成栅电极及透明的第一电极;在基板上形成绝缘层,绝缘层覆盖栅电极及第一电极;在绝缘层上形成半导体层;在半导体层上形成介质层,并开设第一通孔、第二通孔及第三通孔;在介质层上形成源电极、漏电极和第二电极,源电极及漏电极分别通过第一通孔及第二通孔与半导体层连接,第二电极通过第三通孔与第一电极连接以形成存储电容;在介质层上形成透明的第三电极,第三电极与漏电极连接以形成像素电极。通过上述方式,本发明能够在阵列基板的制作过程中减少光罩的使用数量,减少工艺流程,降低成本。