-
公开(公告)号:CN1921318A
公开(公告)日:2007-02-28
申请号:CN200610115788.6
申请日:2006-08-17
申请人: 阿尔特拉公司
发明人: S·Y·舒马拉耶夫
IPC分类号: H04B1/04
CPC分类号: H04L25/14
摘要: 可控制延迟电路被包括在多信道高速串行发射机和/或接收机电路的每一个信道中,以补偿或者至少帮助补偿在各种信道之间的可能时滞(不同的信号传播时间)。在使用CDR电路的系统中,所述延迟电路可以是被一个从所述CDR电路中获得的信号至少部分控制的,以使得由所述延迟电路引起的延迟量至少部分的响应于被所述CDR电路检测到的数据速率的变化。
-
公开(公告)号:CN1913365A
公开(公告)日:2007-02-14
申请号:CN200610153437.4
申请日:2006-08-02
申请人: 阿尔特拉公司
CPC分类号: H03K19/00 , H03K19/17744 , H03M9/00 , H04L1/243 , H04L7/0008 , H04L7/033 , H04L25/0266
摘要: 用于一可编程逻辑器件(PLD)或类似装置上的高速串行数据发射机电路的串行化器电路,其包含将具有任一数据宽度的并行数据转换为串行数据的电路。该串行化器电路还可以工作在一宽频率范围内的任一频率上,并可以利用参考时钟信号,该参考时钟信号具有与并行数据速率和/或串行数据速率相关的多种关系中的任一关系。该电路在各个方面都是可配置/重配置的,其中至少一些配置/重配置是可以动态控制的(即,在PLD的用户模式工作期间)。
-
公开(公告)号:CN1905543A
公开(公告)日:2007-01-31
申请号:CN200610107776.9
申请日:2006-07-25
申请人: 阿尔特拉公司
IPC分类号: H04L25/08
CPC分类号: G06F13/4086 , H03K5/1565 , H04L25/0274 , H04L25/0286 , H04L25/0292
摘要: 本发明提供了一种可编程占空比调节电路,以校正串行数据传输系统中的占空比失真。占空比调节可以在数据信号发送穿过传输介质之前执行。占空比调节也可以在从传输介质中接收数据信号时执行。可编程占空比调节电路可以被配置成调节数据信号的上升沿和下降沿。可编程占空比调节电路还可以被配置成调节数据信号的共模电平。占空比调节量可以由终端用户确定,或者通过负反馈确定。
-
公开(公告)号:CN1901438A
公开(公告)日:2007-01-24
申请号:CN200610106308.X
申请日:2006-07-19
申请人: 阿尔特拉公司
CPC分类号: H03K19/17736 , H03K19/17744
摘要: 一种如可编程逻辑器件(“PLD”)的集成电路,其包括多个数据通信电路通道。该电路被提供用于在以各种规模分组的通道之间选择性地共享信号(例如类型控制信号),以使所述器件可以更好地支持要求各种数量的通道的通信协议(例如一个通道相对独立地操作,四个通道在一起工作,八个通道在一起工作,等等)。所共享的信号可以包括时钟信号,FIFO写使能信号,FIFO读使能信号等。电路排列最好是模块化的(即一个通道与下一个通道之间和/或一组通道与下一组通道之间是相同或基本相同的),以方便诸如电路设计和验证之类的工作。
-
-
-