多信道高速收发机电路中的通道对通道时滞减少

    公开(公告)号:CN1921318A

    公开(公告)日:2007-02-28

    申请号:CN200610115788.6

    申请日:2006-08-17

    IPC分类号: H04B1/04

    CPC分类号: H04L25/14

    摘要: 可控制延迟电路被包括在多信道高速串行发射机和/或接收机电路的每一个信道中,以补偿或者至少帮助补偿在各种信道之间的可能时滞(不同的信号传播时间)。在使用CDR电路的系统中,所述延迟电路可以是被一个从所述CDR电路中获得的信号至少部分控制的,以使得由所述延迟电路引起的延迟量至少部分的响应于被所述CDR电路检测到的数据速率的变化。

    用于可编程逻辑器件集成电路等的多通道通信电路

    公开(公告)号:CN1901438A

    公开(公告)日:2007-01-24

    申请号:CN200610106308.X

    申请日:2006-07-19

    IPC分类号: H04L5/20 H04J15/00

    CPC分类号: H03K19/17736 H03K19/17744

    摘要: 一种如可编程逻辑器件(“PLD”)的集成电路,其包括多个数据通信电路通道。该电路被提供用于在以各种规模分组的通道之间选择性地共享信号(例如类型控制信号),以使所述器件可以更好地支持要求各种数量的通道的通信协议(例如一个通道相对独立地操作,四个通道在一起工作,八个通道在一起工作,等等)。所共享的信号可以包括时钟信号,FIFO写使能信号,FIFO读使能信号等。电路排列最好是模块化的(即一个通道与下一个通道之间和/或一组通道与下一组通道之间是相同或基本相同的),以方便诸如电路设计和验证之类的工作。