-
公开(公告)号:CN109359067A
公开(公告)日:2019-02-19
申请号:CN201811210591.X
申请日:2018-10-17
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G06F13/16
Abstract: 本发明公开了获取存储模块内部延时阶梯时间的方法及系统,属于通信技术领域。获取存储模块内部延时阶梯时间的方法为:在所述时钟源的至少两个不同采样点下,分别对所述通信接口进行延时处理,获取所述通信接口的两个边界;根据所述通信接口的两个边界之间的延时阶梯个数之差计算一个所述延时阶梯的延时时间。本发明通过在时钟源的不同采样点下对通信接口进行延时处理,获取在不同采样点下对应的通信接口的两个边界,再根据不同采样点下的不同延时阶梯个数计算单个延时阶梯的延时时间,以便于根据实际计算获取的延时阶梯的延时时间对控制单元进行的延时时间进行调整,提高存储模块的稳定性。
-
公开(公告)号:CN109347080A
公开(公告)日:2019-02-15
申请号:CN201811505350.8
申请日:2018-12-10
Applicant: 晶晨半导体(上海)股份有限公司
IPC: H02H9/04
Abstract: 本发明涉及集成电路技术领域,尤其涉及一种防浪涌的电路结构,设置于印制电路板上,其中包括:一RJ45连接座的连接区,RJ45连接座的连接区包括用以配合RJ45连接座的缺口与用以连接RJ45连接座引脚的引脚焊盘区;一隔离变压器焊接区,设置于引脚焊盘区的下方,一隔离沟槽与缺口对隔离变压器焊接区形成包围。本发明的技术方案有益效果在于:优化印制电路板的走线布局,调整RJ45连接座与印制电路板中电路模块的距离,且在隔离变压器焊接区的周围设置隔离槽,以提高印制电路板的浪涌能力,并且不用增加额外的元件,降低成本,具有很好的推广与实用价值,使得在电子行业设计中能够带来更大经济效益。
-
公开(公告)号:CN109284239A
公开(公告)日:2019-01-29
申请号:CN201811037347.8
申请日:2018-09-06
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G06F13/16
Abstract: 本发明公开了获取存储模块内部延时阶梯时间的方法及系统,属于通信技术领域。本发明通过调整控制单元的输出时钟的状态,获取不同状态下通信接口的延迟信息,根据不同状态下通信接口的延迟信息计算控制单元内部单个延时阶梯的延时时间,以便于根据实际计算获取的单个延时阶梯的延时时间对控制单元进行的延时时间进行调整,提高存储模块的稳定性。
-
公开(公告)号:CN109284238A
公开(公告)日:2019-01-29
申请号:CN201811026572.1
申请日:2018-09-04
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明公开了增强eMMC接口稳定性的方法及系统,属于涉及eMMC存储控制器领域。增强eMMC接口稳定性的方法为:分别在所述五个驱动电阻下测量所述控制单元的通信接口的初始位置;调节所述通信接口的初始位置使所述通信接口有效窗口最大;将所述五个驱动电阻对应的所述有效窗口进行比较,获取最大的有效窗口对应的驱动电阻,将所述驱动电阻作为所述eMMC模块的驱动配置电阻。本发明通过在不同的驱动电阻下测量控制单元的通信接口的初始位置,调节该通信接口的初始位置使通信接口有效窗口最大,根据最大的有效窗口找到最优的驱动配置电阻,从而实现通过采用驱动配置电阻来提高eMMC接口稳定性的目的。
-
公开(公告)号:CN108304057A
公开(公告)日:2018-07-20
申请号:CN201710931227.1
申请日:2017-10-09
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明提供一种应用于ARM系统的合并供电电路,属于ARM系统技术领域,包括:一直流转直流转换器,用于同时为述中央处理器和所述图像处理器供电;所述直流转直流转换器包括:输入端,接输入电压;控制端,用于控制高电平供电及低电停止;输出端,用于为所述中央处理器和所述图像处理器同时提供一输出电压;信号输入端,所述信号输入端用于接收控制信号;反馈端;信号调节端,所述信号调节用于对所述控制信号进行调节。本发明的有益效果:相比现有技术的分开供电模式,节省了一个供电电路,降低功耗及系统成本,简化系统设计方案,PCB板上能节省更多的空间,设计更加灵活,节省一个PWM IO口,只需要一个PWM IO来控制。
-
公开(公告)号:CN108200596A
公开(公告)日:2018-06-22
申请号:CN201711354277.4
申请日:2017-12-15
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明提供了一种wifi吞吐量的测试方法及测试系统,其中,提供一测试工具,测试工具一端连接一被测设备另一端连接一无线设备;测试方法包括以下步骤:步骤S1、通过测试工具获得反映被测设备吞吐量数据的测试结果;步骤S2、根据测试结果判断吞吐量数据的波动是否超过一预设阈值;若否,表示吞吐量数据稳定,退出;步骤S3、获取被测设备占用网络资源的所有进程,并于进程中关闭若干进程之后,返回步骤S1。其技术方案的有益效果在于,通过测试设备对被测设备的吞吐量数据的测试,基于测试结果分析被测设备中占用网络资源的进程,在选择关闭若干进程之后,可测试当前的被测设备的吞吐量数据是否达到稳定状态,使被测设备能够达到更好的优化性能。
-
公开(公告)号:CN108039886A
公开(公告)日:2018-05-15
申请号:CN201711322494.5
申请日:2017-12-12
Applicant: 晶晨半导体(上海)股份有限公司
IPC: H03L7/099
Abstract: 本发明提供一种通过中央处理器内部环路来校准晶体频偏的方法,包括:中央处理器向晶体电路输出震荡激励信号;晶体电路根据震荡激励信号产生一时钟信号;内部环路通过设置在中央处理器上的一输出端口输出时钟信号;采用一频率计,频率计连接输出端口,频率计接收时钟信号并对时钟信号进行测试以得到测试结果,测试者根据测试结果判断时钟信号的偏差是否合格:若判断结果为是,随后退出;若判断结果为否,则测试者对晶体电路进行调节,随后转步骤S4。本发明的有益效果:通过CPU内部环路,把CPU的时钟信号在输出端口输出,再用频率计来对时钟进行测量,不会受到探头的影响,测量更加准确。
-
公开(公告)号:CN107960010A
公开(公告)日:2018-04-24
申请号:CN201711091697.8
申请日:2017-11-08
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及电路板制造技术,尤其涉及一种印制电路板的焊接设计,应用于一印制电路板上;其中,包括一片上系统芯片焊接区域,一第一存储器焊接区域以及一第二存储器焊接区域;第一存储器焊接区域与片上系统芯片焊接区域之间具有一第一横向距离;第二存储器焊接区域与片上系统芯片焊接区域之间具有一第二横向距离;其中,第一横向距离小于第二横向距离;片上系统芯片焊接区域,第一存储器焊接区域以及第二存储器焊接区域内均设置有相应的焊盘;能够减小印制电路板上的布线面积,并且改善了片上系统芯片与存储器之间的电磁干扰。
-
公开(公告)号:CN107480090A
公开(公告)日:2017-12-15
申请号:CN201710645572.9
申请日:2017-08-01
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明提供了一种在串行外设接口设备上实现GPIO功能的电路及方法接口设备包括,主设备以及从设备,主设备及从设备之间通过通讯数据线连接,以及主设备的片选信号引脚及从设备的片选信号引脚通过片选信号线连接;其中,包括:提供一保持电路,保持电路包括:第一电阻,串联于片选信号线上;电容,一端连接于从设备的片选信号引脚,另一端接地;电阻分压电路,一端与一供电电路连接,另一端接地,电阻分压电路的分压节点连接于主设备的片选信号引脚上;外设设备,串联于电阻分压电路与地之间外设设备为低电平有效。其技术方案的有益效果在于,在片选信号线上可实现GPIO的功能,并且对片选信号线不会造成干扰。
-
公开(公告)号:CN107248416A
公开(公告)日:2017-10-13
申请号:CN201710423196.9
申请日:2017-06-07
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G11C7/22
CPC classification number: G11C7/225
Abstract: 本发明提供一种用于双速率数据存储系统数据传输中的时序控制方法,包括:步骤S1、通过对应每个数据信号的输出寄存器调整数据信号的延迟时间,使数据选通信号和每个数据信号同时由处理器端到达存储器端;步骤S2、通过对应数据选通信号的输出寄存器调整数据选通信号的延迟时间,使数据选通信号先于数据信号一个时钟周期由处理器端到达存储器端;步骤S3、通过对应数据选通信号的输出寄存器调整数据选通信号的延迟时间,使数据选通信号先于数据信号半个时钟周期由处理器端到达存储器端。本发明的有益效果:数据信号同时到达,有效增加有效稳定性余量窗口,提高系统稳定性,优化采样点。
-
-
-
-
-
-
-
-
-