抗核加固D锁存器
    31.
    发明公开

    公开(公告)号:CN109547007A

    公开(公告)日:2019-03-29

    申请号:CN201811417831.3

    申请日:2018-11-26

    发明人: 郭靖 朱磊

    IPC分类号: H03K19/003 H03K19/00

    摘要: 抗核加固D锁存器,属于集成电路可靠性中的抗核加固领域。解决了现有抗辐照D锁存器需要较多硬件、功耗高、延迟时间长以及无法对已翻转的双节点进行容错的问题。本发明包括两个反相器I1、I2,28个NMOS晶体管N1至N28,以及12个PMOS晶体管P1至P12,所用器件少,体积小,结构简单,由于所用器件少,从而降低整个锁存器的功耗及拥有较低的硬件开销。锁存器输入端的信号只通过一个传输门就可以传输到输出端口,数据传输时间短,还能够实现对任意单节点和双节点翻转的容错,从而实现抗单节点和双节点翻转的容错保护。本发明可以为高辐射环境(如航天航空以及地面核电站等)中集成电路芯片的应用提供保护。

    一种新型低冗余二维矩阵码对存储器进行加固方法

    公开(公告)号:CN107845404A

    公开(公告)日:2018-03-27

    申请号:CN201711037273.3

    申请日:2017-10-30

    IPC分类号: G11C29/42

    摘要: 一种新型低冗余二维矩阵码对存储器进行加固方法,涉及低冗余二维矩阵码构造方法。解决了现有二维矩阵码对存储器中的多单元翻转进行纠错保护时,冗余位过多的问题。对于一个i位信息位,将其排列成一个m×n的矩阵,m为行数,n为列数;采用本发明方法构造的低冗余二维矩阵码,可以纠正随机1位错误,连续2位错误,直至最大连续n/2位错误,需要冗余位的个数为(m-1)×n/2+n。本发明主要用于对存储器进行加固保护。

    一种基于电磁感应透明效应的全介质极化变换器

    公开(公告)号:CN106887653A

    公开(公告)日:2017-06-23

    申请号:CN201710186976.6

    申请日:2017-03-24

    IPC分类号: H01P1/17

    CPC分类号: H01P1/172

    摘要: 一种基于电磁感应透明效应的全介质极化变换器,涉及一种低损耗、超薄全介质极化变换器。解决了现有极化器件的厚度大不利于光子系统的集成或金属材料的极化器件损耗高,限制了极化器件应用的问题。本发明的四个半圆形介质砖两两相对设置,且相对设置的两个半圆形介质砖的半径相同,四根介质线的一端分别与四个半圆形介质砖的矩形侧面连接,四根介质线的另一端固定连接,且构成“十”字形,且所述四个半圆形介质砖和四根介质线均设置在正方形基板的上表面。本发明可作为全介质极化变换器使用。

    基于FPGA的ZigBee无线传感网络IP核构建方法

    公开(公告)号:CN103796336A

    公开(公告)日:2014-05-14

    申请号:CN201310669392.6

    申请日:2013-12-04

    发明人: 董亮 朱磊 王海元

    IPC分类号: H04W84/18 G06F13/38

    摘要: 本发明是一种基于FPGA的ZigBee无线传感网络IP核构建方法,属于无线传感网络设备及应用的技术领域。它是由处理器模块、Avalon总线、计数器模块、异步通信模块、无线通信模块、数字频率控制模块、瞬时记忆存储模块、DMA控制模块、电源控制模块等组成。NiosIICPU处理器一端连接到Avalon总线,另外一端连接到调试接口;计数器一端连接到总线上另一端连接到数据控制端;无线通信模块一端连接到发射端控制器另一端连接到总线上。该方法的具体有五大步骤:步骤一:硬核构建;步骤二:硬核功能与逻辑仿真;步骤三:软核构建;步骤四:激励仿真和端口验证;步骤五:生成ZigBee?IP核。

    一种用于全空间全息成像的单层宽频带幅度编码超表面

    公开(公告)号:CN113258294B

    公开(公告)日:2024-05-14

    申请号:CN202110521838.5

    申请日:2021-05-13

    发明人: 朱磊 董亮 周文娟

    IPC分类号: H01Q15/00

    摘要: 一种用于全空间全息成像的单层宽频带幅度编码超表面,涉及编码超表面技术领域。本发明是为了解决现有编码超表面在全空间调控电磁波方面存在级联层数多以及工作频带窄的问题。本发明编码单元包括十字形金属层和矩形金属层,十字形金属层的金属条沿其长度方向设有条形缝隙,两个金属条的中点相交且构成十字形,矩形金属层能够覆盖介质层下表面,矩形金属层开有矩形环状的镂空结构,该镂空结构相对的两边中点通过条形开口连通,十字形金属层、矩形金属层和介质层的几何中心重叠。

    一种用于四通道波前调控的多功能数字超表面

    公开(公告)号:CN113036442B

    公开(公告)日:2024-05-14

    申请号:CN202110241223.7

    申请日:2021-03-04

    发明人: 朱磊 董亮 李泰成

    IPC分类号: H01Q15/00

    摘要: 一种用于四通道波前调控的多功能数字超表面,涉及超表面技术领域。本发明是为了解决传统多功能数字超表面大多采用级联超表面的设计方法,导致超表面的巨型化和复杂化的问题。本发明所述的一种用于四通道波前调控的多功能数字超表面,包括多个呈阵列排布的超表面单元,每个超表面单元均包括依次层叠设置的金属层、介质层和接地板,介质层为矩形,金属层包括低频段谐振器和4个高频段谐振器,低频段谐振器位于介质层的中心位置,4个高频段谐振器分别位于介质层的四角位置。满足现代微波毫米波系统在低剖面、高集成化和大信息容量等方面的发展需求。

    一种用于调控电磁波传输的多功能编码超表面

    公开(公告)号:CN111740227B

    公开(公告)日:2021-04-20

    申请号:CN202010559477.9

    申请日:2020-06-18

    发明人: 朱磊 董亮 李泰成

    IPC分类号: H01Q15/00

    摘要: 一种用于调控电磁波传输的多功能编码超表面,涉及编码超表面技术领域。本发明是为了解决传统编码超表面工作模式受限、功能有限的问题。本发明包括从上至下依次层叠设置的反射层、滤波层和两层传输层,相邻的两层之间均通过方形介质层连接,反射层为“十”字形结构,该“十”字形结构的一条主干的两端分别垂直设有一个条形体,滤波层包括对角开口的方形环和位于方形环几何中心的方形贴片,传输层包括两个呈“G”字形结构,两个“G”字形结构呈中心对称设置,反射层的几何中心、滤波层的几何中心、传输层的几何中心和所有介质层的几何中心同轴设置。在天线、波束分裂和全息图等领域具有重要的应用。

    极化和入射角度不敏感的低损耗电磁感应透明全介质超材料结构

    公开(公告)号:CN107910651B

    公开(公告)日:2020-06-09

    申请号:CN201711086042.1

    申请日:2017-11-07

    发明人: 董亮 朱磊 郭靖 赵昕

    IPC分类号: H01Q15/00

    摘要: 本发明公开了极化和入射角度不敏感的低损耗电磁感应透明全介质超材料结构,属于超材料技术领域。该低损耗电磁感应透明全介质超材料结构的第一立方体的立方面沿空间直角坐标系的X轴方向和Y轴方向分别开设第一正方形空气孔和第二正方形空气孔,第一正方形空气孔和第二正方形空气孔的重心均与第一立方体的重心重合;第二立方体的立方面沿空间直角坐标系的X轴方向和Y轴方向分别开设第三正方形空气孔和第四正方形空气孔,第三正方形空气孔和第四正方形空气孔的重心均与第二立方体的重心重合,第二立方体与第一立方体之间的间隙为1mm。当这两种谐振器被组合成超材料单元时,由于米氏电磁谐振之间的近场耦合作用,可实现低损耗、高透波率的目的。

    一种基于电磁感应透明效应的全介质极化变换器

    公开(公告)号:CN106887653B

    公开(公告)日:2018-11-02

    申请号:CN201710186976.6

    申请日:2017-03-24

    IPC分类号: H01P1/17

    摘要: 一种基于电磁感应透明效应的全介质极化变换器,涉及一种低损耗、超薄全介质极化变换器。解决了现有极化器件的厚度大不利于光子系统的集成或金属材料的极化器件损耗高,限制了极化器件应用的问题。本发明的四个半圆形介质砖两两相对设置,且相对设置的两个半圆形介质砖的半径相同,四根介质线的一端分别与四个半圆形介质砖的矩形侧面连接,四根介质线的另一端固定连接,且构成“十”字形,且所述四个半圆形介质砖和四根介质线均设置在正方形基板的上表面。本发明可作为全介质极化变换器使用。

    一种基于拉丁方矩阵构造的低冗余矩阵码对存储器进行加固方法

    公开(公告)号:CN107680629A

    公开(公告)日:2018-02-09

    申请号:CN201711034005.6

    申请日:2017-10-30

    IPC分类号: G11C7/24 G11C8/10

    摘要: 一种基于拉丁方矩阵构造的低冗余矩阵码对存储器进行加固方法,涉及低冗余矩阵码构造方法。解决了现有编码器和译码器对存储器进行加固的方式,影响存储器性能的问题。针对单粒子翻转效应中的多单元翻转效应,本发明基于拉丁方矩阵构造的低冗余矩阵码,且该低冗余矩阵码为错误纠错码,对于一个i位信息位,将其排列成一个m×n的矩阵,m≠4,m为行数,n为列数,采用本发明所提出的构造方法构造的低冗余矩阵码,低冗余矩阵码可以纠正随机1位错误,连续2位错误,直至最大连续n-1位错误,需要冗余位的个数为2n。本发明主要用于对储器进行加固,还用于对磁盘整列以及信息通讯等领域进行保护。