一种驱动器输出摆幅、共模电压控制电路及控制方法

    公开(公告)号:CN114172506B

    公开(公告)日:2023-10-03

    申请号:CN202111449288.7

    申请日:2021-11-30

    IPC分类号: H03K19/0185

    摘要: 本发明提供了一种驱动器输出摆幅、共模电压控制电路及控制方法,包括输出共模电压控制电路、输出电压摆幅控制电路及驱动器电路;输出共模电压控制电路对驱动器的输出共模电压进行控制;输出电压摆幅控制电路对驱动器的输出电压摆幅进行控制;驱动器电路根据输出共模电压控制信号、输出电压摆幅控制信号对输出共模电压和输出电压摆幅进行调整。本发明避免了传统驱动器结构存在的输出共模电压和输出电压摆幅存在耦合关系的问题,使驱动器的输出共模电压和输出电压摆幅可以被控制并调整;在输出摆幅一定的情况下共模电压可以被调整以提升电路的性能,在输出共模电压一定的情况下输出摆幅可以被调整以更好的配合去加重功能使用、改善输出信号的质量。

    一种多路时域交织数据转换器的前台时间误差校正电路

    公开(公告)号:CN112564703B

    公开(公告)日:2023-08-29

    申请号:CN202011529532.6

    申请日:2020-12-22

    IPC分类号: H03M1/10

    摘要: 本发明公开了一种多路时域交织数据转换器的前台时间误差校正电路,降采样通道数据抽取电路可将信号传输数据降低至通道采样速率,抽取数据通过过零点检测电路判断每相邻通道转换数据之间是否存在过零点,预归一电路可去掉通道间的非差异部分,留下通道间差异信息作为通道间时间误差信息。误差信息经累加器和步长调节电路收敛至通道时间误差值后经泰勒一阶展开校正电路对含有通道时间误差的原始转换信号进行校正。且本结构增加了均方差检测电路,以判断电路是否收敛到可靠精度。本发明采用过零点统计技术,且可根据实际情况调节步长参数,平衡收敛时间和收敛精度,增加校正系统灵活性,实现了多通道时域交织转换器通道时间误差校正。

    一种占空比稳定和低抖动时钟电路

    公开(公告)号:CN108199699B

    公开(公告)日:2022-01-11

    申请号:CN201711346925.1

    申请日:2017-12-15

    IPC分类号: H03K5/02 H03K5/156

    摘要: 本发明公开了一种占空比稳定和低抖动时钟电路。整个时钟电路由时钟驱动放大器模块、电荷泵模块、输出时钟下降沿触发电路模块、输出时钟上升沿触发电路模块、输出时钟波形稳定电路模块和电荷泵锁相环模块组成。时钟波形稳定电路根据上升沿与下降沿控制电路产生的沿控制脉冲产生完整的输出时钟;下降沿触发电路使输出时钟的下降沿与输入时钟下降沿保持一致;上升沿触发电路可以根据输入时钟的占空比检测结果,以输出时钟下降沿为基准,调节输出时钟上升沿位置,使输出时钟的占空比最终稳定到50%;电荷泵锁相环接收输出时钟波形稳定电路模块的输出时钟,产生高速低抖动时钟信号。该时钟电路可以满足在高频应用中对时钟信号的苛刻要求。

    一种应用于流水线模数转换器的运算放大电路

    公开(公告)号:CN112398452A

    公开(公告)日:2021-02-23

    申请号:CN202011181717.2

    申请日:2020-10-29

    IPC分类号: H03F3/45 H03M1/12

    摘要: 本发明公开了一种应用于流水线模数转换器中的运算放大电路,包括第一级运算放大电路,交叉耦合电路,第二级运算放大电路。第一级运算放大电路采用带有增益自举套筒式共源共栅放大电路,交叉耦合电路作为第一级运算放大电路的负载电路并联在第一级放大电路的输出端,提供负阻抗,进一步提高第一级运算放大器电路的输出阻抗和增益。第二级运算放大电路采用场效应管与电感串联为负载的共源放大电路,改善运算放大器的相位裕度,提高运放稳定性,同时为运算放大器的输出提供足够的输出摆幅和摆率,在两级运算放大器之间采用密勒电容作为频率补偿。通过上述设计,改善运算放大器的增益和带宽,从而提高整个MDAC和模数转换器的性能。

    一种数字可调的带隙基准电路

    公开(公告)号:CN107544600B

    公开(公告)日:2019-02-01

    申请号:CN201710790805.4

    申请日:2017-09-05

    IPC分类号: G05F1/56

    摘要: 本发明公开了一种数字可调的带隙基准电路,包括:正温度系数电流生成电路、数字可调负温度系数电流生成电路和数字可调电阻串电路。正温度系数电流生成电路产生正温度系数电流Ip,同时产生偏置电压U1;数字可调负温度系数电流生成电路根据偏置电压U1生成数字可调的负温度系数电流In,In大小由输入第一控制信号控制;正温度系数电流Ip和负温度系数电流In经过加和后得到电流I,输入给数字可调电阻串电路,输入第二控制信号控制串联连入的电阻值,进而控制最终的输出电压Vref。本发明显著提高了带隙基准电路输出电压的精确度,大大简化了带隙基准电路的设计复杂度,降低了带隙基准电路的面积和功耗。

    一种可编程调节时钟交叉点的高速时钟接收电路

    公开(公告)号:CN108306648A

    公开(公告)日:2018-07-20

    申请号:CN201711329588.5

    申请日:2017-12-13

    IPC分类号: H03M1/82

    摘要: 本发明涉及一种可编程调节时钟交叉点的高速时钟接收电路,包括交叉点调整电路、交叉点检测电路、交叉点配置电路和缓冲器电路。交叉点调整电路接收高速差分输入时钟信号并根据反馈回路生成的控制信号Vc调节差分时钟交叉点;缓冲器电路将CML时钟信号转换成标准CMOS时钟信号并增强时钟信号驱动能力;第一交叉点检测电路和第二交叉点检测电路分别检测缓冲器输入和输出端时钟信号交叉点,生成交叉点指示信号Vcp和Vcn;交叉点配置电路根据Vcp、Vcn和配置信号A 产生供交叉点调整电路使用的控制信号Vc。本发明能够通过输入码字实现高速差分时钟交叉点在全电压范围调节,之间灵活调整,满足数据转换器电路等多种应用需求,实现高性能时钟接收电路。