一种高延时精度宽延时调节范围的延时线电路

    公开(公告)号:CN113098464A

    公开(公告)日:2021-07-09

    申请号:CN202110330317.1

    申请日:2021-03-29

    IPC分类号: H03K17/28

    摘要: 本发明公开了一种高延时精度宽延时调节范围的延时线电路,包括依次连接的粗调节延时单元、中调节延时单元和细调节延时单元;延时线电路的输入信号通过粗调节延时单元控制延迟时间,信号后进入中调节延时单元并通过调节中调节延时单元控制信号的延迟时间;信号再进入细调节延时单元,并通过调节细调节延时单元控制信号的延迟时间,细调节延时单元的输出为延时线电路的输出。本发明通过结合粗、中、细调节延时线架构,实现延迟时间的均匀调节,提高延时线的延时分辨率,同时满足宽延迟时间调节范围的性能要求。

    高速接口的固定延时电路
    52.
    发明授权

    公开(公告)号:CN111224649B

    公开(公告)日:2021-06-18

    申请号:CN202010058653.0

    申请日:2020-01-17

    发明人: 李凯 梁远军

    IPC分类号: H03K17/28

    摘要: 本发明提供一种高速接口的固定延时电路,包括:计数器电路,用于生成任意比特的移位选择信号;数据选择器电路,用于接收第一并行数据信号,并根据所述移位选择信号和第一低速时钟对所述第一并行数据信号进行重新排列,得到第二并行数据信号,所述第二并行数据信号所指示的比特的位置相对于所述第一并行数据信号所指示的比特的位置具有所述移位选择信号指示的移位比特数;时钟选择器电路,用于根据所述移位选择信号从多路具有不同相位的输入时钟中选择一路时钟进行输出,形成第二低速时钟;同步电路,用于根据所述第二低速时钟对所述第二并行数据信号进行同步。本发明能够实现高速接口多通道数据之间的初始化对齐。

    一种修正建立时间违反的方法、装置及系统

    公开(公告)号:CN112564682A

    公开(公告)日:2021-03-26

    申请号:CN202011531396.4

    申请日:2020-12-22

    发明人: 韦秋初 黄运新

    IPC分类号: H03K17/28

    摘要: 本发明公开了一种修正建立时间违反的方法、装置及系统,在对建立时间违反路径上的逻辑器件进行替换时,按照延迟功耗权重比从大到小的顺序依次将逻辑器件替换为替换逻辑器件,并在每次替换后将路径余量更新为路径余量与本次替换的替换逻辑器件的延迟减小量的和,直至更新后的路径余量大于0或者所有逻辑器件均被替换完。可见,该方法替换同类型逻辑器件的技术上,还考虑了替换逻辑器件的功耗,由于延迟功耗权重比越大,说明替换逻辑器件后获得的延迟收益大而增加的漏电功耗少,可见,按照延迟功耗权重比从大到小的顺序进行器件替换能够在较快修正建立时间的基础上还减少漏电功耗的增加,提高了修正建立时间违反的效率。

    一种电源的延时及即时启停控制电路

    公开(公告)号:CN112564681A

    公开(公告)日:2021-03-26

    申请号:CN201910918084.X

    申请日:2019-09-26

    IPC分类号: H03K17/28

    摘要: 本发明涉及一种电源的延时及即时启停控制电路,该电路包括:即时断电电路(1)、上电激发电路(2)、电源控制电路(3)和延时断电电路(4),所述的即时断电电路(1)通过电源控制电路(3)连接延时断电电路(4)的一端,所述的即时断电电路(1)通过上电激发电路(2)连接延时断电电路(4)的另一端。与现有技术相比,本发明具有以下优点:各参数便于调节,触发条件简单等。

    一种上电延时硬件自动复位电路
    55.
    发明公开

    公开(公告)号:CN112564680A

    公开(公告)日:2021-03-26

    申请号:CN202011433021.4

    申请日:2020-12-09

    IPC分类号: H03K17/22 H03K17/28

    摘要: 本发明公开了一种上电延时硬件自动复位电路,包括电源电路1、延时复位电路2、脉宽控制电路3、延时控制电路4、复位输出电路5和微控制器应用电路6,所述电源电路1用于提供电源,所述延时复位电路2包括二极管D2、电阻R3和电容C1,所述脉冲控制电路3包括电阻R1、电阻R2、二极管D5、二极管D6、电容C3、电容C4和555时基芯片U1。有益效果:本发明采自动复位技术,在MCU内部软件出现运行错误时,能实现自动复位功能,保证产品设备的正常运行,并且用基本的555时基电路设计出自动复位电路,不论MCU是自主运行跑偏,还是受外界干扰因数的影响程序运行错误该电路均能自动复位,且自动复位功能不受MCU运行错误状态的影响。

    一种超低功耗驱动电路
    56.
    发明公开

    公开(公告)号:CN112468136A

    公开(公告)日:2021-03-09

    申请号:CN202011414838.7

    申请日:2020-12-07

    发明人: 宋登明

    IPC分类号: H03K19/094 H03K17/28

    摘要: 本发明公开了一种超低功耗驱动电路,涉及集成电路技术领域。该驱动电路包括启动模块、振荡器模块和输出模块,供电模块和电流切换模块;启动模块和供电模块通过于电流切换模块连接于振荡器模块,振荡器模块连接于输出模块;电流切换模块接通启动模块,用以为振荡器模块提供启动电流,使振荡器模块开始工作、输出振荡信号;电流切换模块在振荡器模块开始工作后,接通供电模块为振荡器模块提供工作电流,并切断启动模块;输出模块用于将振荡信号放大并输出。本发明技术方案通过电流切换模块在振荡器模块开始工作后,接通供电模块为振荡器模块提供工作电流,同时切断启动模块,以提供极低功耗的晶体驱动电路。

    一种延时线结构及其时延抖动的校正方法

    公开(公告)号:CN112291120A

    公开(公告)日:2021-01-29

    申请号:CN202011584183.8

    申请日:2020-12-29

    发明人: 刘亚欢

    IPC分类号: H04L12/26 H04B17/21 H03K17/28

    摘要: 本发明公开了一种延时线结构及其时延抖动的校正方法,该延时线结构包括N个延时单元和N个选择器,其中,第N‑1个延时单元的输出端分别连接到第N‑1个选择器的第一输入端和第N个延时单元的输入端,第N‑1个选择器输入第N‑1个选择信号,第N个延时单元的输出端连接到第N个选择器的第一输入端,第N个选择器的输出端连接到第N‑1个选择器的第二输入端,第N个选择器输入第N个选择信号,各延时单元和选择器依照上述规律向前堆叠至第一延时单元的输入端连接输入信号以及第一选择器的输出端连接输出信号。本发明能够在发送端或者接收端对clock进行延时控制,以满足接收timing,并且能够减小延时线时延的抖动。

    无线充电接收端负载调制开关零电压异步控制方法及电路

    公开(公告)号:CN111384934B

    公开(公告)日:2020-08-25

    申请号:CN202010472024.2

    申请日:2020-05-29

    摘要: 本发明公开了一种无线充电接收端负载调制开关零电压异步控制方法及电路,所述控制方法为:基于无线充电接收端的正输入端和负输入端的交变电压特性,设计异步控制电路;使用异步控制电路驱动控制两个负载调制开关异步输出,使与负载调制开关连接的开关管在对应的交变电压为低时导通。本发明基于无线充电接收端的正输入端和负输入端的交变电压特性,设计异步控制电路,实现了负载调制开关驱动开启时,其对应的交变电压为低,即零电压开启,进一步实现对应的开关管在负载调制信号就绪后不立即导通,而是在对应的交变电压为低时导通,可有效降低负载调制开关管的电压电流应力。

    定时电路、读出电路、闪烁探测器及定时方法

    公开(公告)号:CN109143310B

    公开(公告)日:2020-07-28

    申请号:CN201710500030.2

    申请日:2017-06-27

    IPC分类号: G01T1/208 H03K17/28

    摘要: 本发明提供了一种定时电路、读出电路、闪烁探测器及定时方法,该定时电路包括:信号源、第一比较器、第二比较器、第三比较器、第一触发电路和第二触发电路。其中,信号源产生的信号分为第一路信号和第二路信号;第一比较器的输入端接收第一路信号;第二比较器的输入端接收第二路信号,第二比较器的比较阈值大于第一比较器的比较阈值;第三比较器的输入端连接至第一比较器的输出端;第一触发电路的输入端连接至第三比较器的输出端;第二触发电路的输入端连接至第二比较器的输出端,第二触发电路的输出端用于向第一触发电路传送开门信号,以触发第一触发电路输出定时信号。本发明的技术方案既保证了定时电路简单可行,又能够满足定时精度的要求。

    自锁电子开关
    60.
    发明授权

    公开(公告)号:CN107703810B

    公开(公告)日:2020-06-05

    申请号:CN201711014158.4

    申请日:2017-10-25

    发明人: 胡健

    IPC分类号: G05B19/042 H03K17/28

    摘要: 本发明提供了一种自锁电子开关,包括:第一触发源电路、第二触发源电路、第三触发源电路、单片机以及四输入与非门;第一触发源电路、第二触发源电路、第三触发源电路输出的控制信号通过四输入与非门后输出电源使能信号,电源使能信号用于控制电源执行上电操作;当电源上电之后,单片机生成低电平自锁控制信号,低电平自锁控制信号通过四输入与非门后输出高电平自锁控制信号,高电平自锁控制信号用于控制电源执行自锁操作。本发明中的自锁电子开关,结构简单,可靠,当选用不同参数的电子元器件时,可以组成适用于各种场合的定时、多触发源自锁电子开关,触发电源执行上电、断电、自锁等操作,不使用机械开关,无需人为干预,控制灵活,可靠性高。