-
公开(公告)号:CN1345482A
公开(公告)日:2002-04-17
申请号:CN00805671.4
申请日:2000-03-28
申请人: 艾利森公司
发明人: P·W·登特
CPC分类号: H03C3/0966 , H03C5/00 , H03L7/0805 , H03L7/23 , H04L27/2014
摘要: 一种用于减少被发射的无线电信号中的相位噪声的电路,包括第一锁相环电路(12),其包括用于以第一希望频率产生第一输出信号(20)的第一受控振荡器(18)和用于产生第一误差信号(34)以控制所述第一受控振荡器的第一相位比较器(32),所述第一误差信号代表所述第一输出信号和所述第一希望频率之间的相位差。第二锁相环电路(16)包括用于以与所述第一希望频率相关的希望的发射频率产生第二输出信号的第二受控振荡器(50),和用于产生代表所述第一输出信号和所述希望发射频率之间相位差的第二相位误差信号(58)的第二相位比较器(56)。加法器(74)组合所述第一和第二误差信号以控制所述第二受控振荡器(18),借此减少或消除由所述第一受控振荡器在作为一个无线电信号以所述希望发射频率发射的所述第二输出信号中产生的相位噪声。
-
公开(公告)号:CN1229539A
公开(公告)日:1999-09-22
申请号:CN98800628.6
申请日:1998-02-27
申请人: 皇家菲利浦电子有限公司
发明人: W·G·卡斯佩尔科维茨 , C·S·沃谢
摘要: 在一种接收机中,频率合成电路(SYNTH)产生频率(Fsf)可由步进方式改变的步进频率信号(Ssf)。同步电路(LOOP)使调谐振荡器(LO)与步进频率信号(Ssf)同步,同步电路(LOOP)提供步进频率信号(Ssf)和调谐振荡器(LO)之间的整数频率关系。如果步进频率信号(Ssf)具有频率 Fsf,那么调谐振荡器(LO)将在频率Flo=N·Fsf下运行,其中N是整数或整分母分数。
-
公开(公告)号:CN1178613A
公开(公告)日:1998-04-08
申请号:CN96192618.X
申请日:1996-03-08
申请人: 夸尔柯姆股份有限公司
发明人: R·P·吉尔默
IPC分类号: H03L7/23
CPC分类号: H03L7/22 , H03L7/1806 , H03L7/23
摘要: 本发明提供一种频率合成器,其特征在于包括:用于以数字方式产生可变频率信号的频率源;具有第一预先确定的环路带宽并与所述频率源耦合的第一锁相环路电路;以及具有大于所述第一预先确定环路带宽的第二预先确定环路带宽并与所述第一锁相环路电路耦合的第二锁相环路电路。
-
公开(公告)号:CN116865680B
公开(公告)日:2023-12-05
申请号:CN202311126880.2
申请日:2023-09-04
申请人: 中国电子科技集团公司第二十九研究所
摘要: 本发明公开了一种小型高纯频谱宽带可重构频率合成电路、装置及方法,属于频率合成技术领域,包括射频电路、供电电路与控制电路,控制电路分别与射频电路、供电电路连接;射频电路采用直合搭建低相噪框架,混频整段搬移扩展频谱,利用混频器高阶信号功率随中频输入功率按阶数成倍变化特性来弱化高阶交调杂散影响;射频电路利用双数控衰减器实现混频器工作点与链路增益动态调整;供电电路通过多路独立供电配合单点滤波接地,在简化混频滤波方案的情况下,保障各信号链间隔离,实现高杂散抑制,供电电路用于供电和功能信号链间隔离。本发明实现了小型、高纯频谱、宽带可重构频率合成。
-
公开(公告)号:CN116865680A
公开(公告)日:2023-10-10
申请号:CN202311126880.2
申请日:2023-09-04
申请人: 中国电子科技集团公司第二十九研究所
摘要: 本发明公开了一种小型高纯频谱宽带可重构频率合成电路、装置及方法,属于频率合成技术领域,包括射频电路、供电电路与控制电路,控制电路分别与射频电路、供电电路连接;射频电路采用直合搭建低相噪框架,混频整段搬移扩展频谱,利用混频器高阶信号功率随中频输入功率按阶数成倍变化特性来弱化高阶交调杂散影响;射频电路利用双数控衰减器实现混频器工作点与链路增益动态调整;供电电路通过多路独立供电配合单点滤波接地,在简化混频滤波方案的情况下,保障各信号链间隔离,实现高杂散抑制,供电电路用于供电和功能信号链间隔离。本发明实现了小型、高纯频谱、宽带可重构频率合成。
-
公开(公告)号:CN108270443B
公开(公告)日:2023-07-25
申请号:CN201711453271.2
申请日:2017-12-28
申请人: 德克萨斯仪器股份有限公司
摘要: 本公开涉及用于通过开关功率转换器供电的A/D转换器的干扰减少的频率管理。在至少一些实施例中,一种系统(100)包括频率发生器(150),其被配置成使用具有第一频率的第一时钟信号(CLK_IN)生成具有第二频率的第二时钟信号(CLK_PWR)。第二频率从第一频率偏移,并且第二频率的多个谐波频率中的每个从第一频率的谐波频率偏移。系统还包含功率转换器(148、142、116、118),其被配置成产生至少部分地对应于第二频率的功率信号(VDD)。系统进一步包括模数转换器(ADC)(112),其被配置成以第一频率对模拟电压进行采样和转换。ADC由功率信号供电。
-
公开(公告)号:CN116366055A
公开(公告)日:2023-06-30
申请号:CN202310297651.0
申请日:2023-03-23
申请人: 深圳市汇顶科技股份有限公司
摘要: 本申请提供一种锁相环和射频通信装置。锁相环包括:压控振荡器、以及第一环路和第二环路。压控振荡器根据电压控制信号产生第一时钟信号。第一环路和第二环路共同调节电压控制信号。第一环路的带宽小于第二环路的带宽,因此第二环路先于第一环路锁定。第二环路的分频比小于第一环路的分频比,因此第二环路中的参考杂散小,减小了噪声。第二环路在第一环路注入抖动小的同频源,降低了第一时钟信号的噪声。第一环路的高频噪声抑制性能好,是锁相环稳定后的主环路。射频通信装置中的本振时钟根据第一时钟信号产生。射频通信装置具有更低的功耗。
-
公开(公告)号:CN115549678A
公开(公告)日:2022-12-30
申请号:CN202211091510.5
申请日:2022-09-07
申请人: 宁波奥拉半导体股份有限公司
摘要: 根据本发明的各个方面提供了锁相环(PLL)和时钟同步系统。该锁相环被实施为具有另一个(第二)锁相环来替代受控振荡器。当输出时钟的频率需要已知的频率变化时,除了改变锁相环(第一锁相环)的配置之外,还改变第二锁相环的配置以使输出时钟的频率快速改变。在各种实施例中,通过改变第二锁相环的反馈分频器的除数、第二锁相环中的预分频器中的除数、在第二锁相环中使用的压控振荡器的控制电压以及第二锁相环中的任何其它用户控制点来改变第二锁相环的配置。
-
公开(公告)号:CN114726368A
公开(公告)日:2022-07-08
申请号:CN202210637748.7
申请日:2022-06-08
申请人: 成都世源频控技术股份有限公司
发明人: 赵乾坤
摘要: 本发明公开了一种低相位噪声环路及应用该环路的环路预置方法,用于解决混频锁相环中易出现的错锁、失锁问题。该环路包括产生预置电压的预置环路,与预置环路相连的高阻电路,混频环锁定时产生压控电压的主环路,与主环路相连的低阻电路,以及与高阻电路和低阻电路相连的匹配电路。本发明的低相位噪声环路可实现单个压控振荡器覆盖一个倍频程的宽带混频环。同时避免了传统宽带混频环采用开关切换预置环路带来的锁定不稳定的问题,解决了混频环的功能性问题,进一步地减小了调试工作量,批量生产时电路一致性较好,适合大规模生产。
-
公开(公告)号:CN114499512A
公开(公告)日:2022-05-13
申请号:CN202210087617.6
申请日:2022-01-25
申请人: 北京晟德微集成电路科技有限公司
发明人: 张健
摘要: 本公开提供了一种双环路锁相环,其包括:压控振荡器、鉴频鉴相器,以及位于二者之间积分路径上的第一电荷泵和第一环路滤波器和位于二者之间比例路径上的第二电荷泵和第二环路滤波器,其中,该第二环路滤波器包括:电压生成器,用于接收输入电压并根据扫频斜率变化生成偏置电压;以及滤波电路,用于根据该偏置电压调节其输入节点的电位,以维持该双环路锁相环扫频过程中位于比例路径上的环路滤波器的输出电压的电位,由此可根据扫频斜率要求,在比例路径上的环路滤波器的输入节点施加不同的初始电压,以在比例路径上的环路滤波器上施加初始电压后,系统参数将能精准控制,大幅提升双环路锁相环的稳定性、可靠性以及相关性能参数。
-
-
-
-
-
-
-
-
-