电感式传感器开盖检测方法

    公开(公告)号:CN110333376A

    公开(公告)日:2019-10-15

    申请号:CN201910675229.8

    申请日:2019-07-25

    Abstract: 本发明公开了一种电感式传感器开盖检测方法,其包括以下步骤:步骤一,将电感式传感器检测电路布设到电表主板上,用于检测电表上盖与电表主板的距离;当电表上盖被打开,其与电表主板距离超过设定值时,电感式传感器检测电路认定电表上盖被打开;步骤二,智能电表记录开表盖事件,并主动上报至主站系统;步骤三,主站发出针对该开表盖事件的紧急事件处理程序,对管理机构发送报警信息,并对用户电表下发跳闸指令。该电感式传感器开盖检测方法采用低功耗的电感式传感器检测电路,能够准确可靠地确定仪表外壳是否已打开,避免使用随着时间推移可能会磨损的机械组件,从而提高了系统可靠性。

    串并转换电路、芯片、电子设备及串并转换方法

    公开(公告)号:CN117851319B

    公开(公告)日:2024-07-30

    申请号:CN202410260385.9

    申请日:2024-03-07

    Abstract: 本发明涉及半导体领域,尤其涉及一种串并转换电路、芯片、电子设备及串并转换方法。该电路包括:时钟数据对齐电路、移位电路以及采样电路;其中,时钟数据对齐电路的补偿时钟输出端与移位电路连接,时钟数据对齐电路的数据输入端与移位电路的数据输入端连接,采样电路与移位电路的输出端连接;时钟数据对齐电路,用于对时钟进行补偿,以使补偿时钟输出端的补偿时钟与数据输入信号对齐;移位电路,用于在补偿时钟与数据输入信号对齐后,采用补偿时钟对数据输入信号进行串行移位处理,以在移位电路的输出端输出移位后的串行数据信号;采样电路,用于对移位后的串行数据信号进行并行采样,以得到并行数据信号。本发明能够节约电路成本。

    嵌入式集成开发系统、方法及电子设备

    公开(公告)号:CN117931205A

    公开(公告)日:2024-04-26

    申请号:CN202410331304.X

    申请日:2024-03-22

    Abstract: 本发明公开了一种嵌入式集成开发系统、方法及电子设备。其中,系统包括:交互模块,用于展示编译规则配置界面,并接收编译规则配置信息;开发环境模块,开发环境模块与交互模块相连,用于创建嵌入式工程,并基于编译规则配置信息设置嵌入式工程的编译规则;编译模块,编译模块与开发环境模块相连,用于响应于开发环境模块的编译指令,对嵌入式工程进行编译,其中,编译指令包括编译规则;工具模块,工具模块与编译模块相连,用于给编译模块提供编译环境。由此,基于编译规则配置界面即可实现嵌入式工程的编译规则的配置,相较于通过脚本方式控制编译规则,配置更加简单;同时具有量级轻、占用资源少等特征,提升了开发过程中计算机的响应速度。

    串并转换电路、芯片、电子设备及串并转换方法

    公开(公告)号:CN117851319A

    公开(公告)日:2024-04-09

    申请号:CN202410260385.9

    申请日:2024-03-07

    Abstract: 本发明涉及半导体领域,尤其涉及一种串并转换电路、芯片、电子设备及串并转换方法。该电路包括:时钟数据对齐电路、移位电路以及采样电路;其中,时钟数据对齐电路的补偿时钟输出端与移位电路连接,时钟数据对齐电路的数据输入端与移位电路的数据输入端连接,采样电路与移位电路的输出端连接;时钟数据对齐电路,用于对时钟进行补偿,以使补偿时钟输出端的补偿时钟与数据输入信号对齐;移位电路,用于在补偿时钟与数据输入信号对齐后,采用补偿时钟对数据输入信号进行串行移位处理,以在移位电路的输出端输出移位后的串行数据信号;采样电路,用于对移位后的串行数据信号进行并行采样,以得到并行数据信号。本发明能够节约电路成本。

Patent Agency Ranking