-
公开(公告)号:CN117609107A
公开(公告)日:2024-02-27
申请号:CN202311501889.7
申请日:2023-11-10
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
摘要: 本发明公开了一种多核处理器高速访问控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在子存储空间存储的数据未进行更新的情况下,若发出请求的处理器单元访问过请求访问的子存储空间,发出请求的处理器单元不对请求访问的子存储空间进行访问。在子存储空间的数据没有更新的情况下,处理器单元可以通过读取自身的缓存来使用这些数据,而不需要再次对子存储空间的数据进行访问,这样可以节省处理器单元进行数据访问的次数和时间,有利于提高效率。
-
公开(公告)号:CN117851319B
公开(公告)日:2024-07-30
申请号:CN202410260385.9
申请日:2024-03-07
申请人: 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网山东省电力公司信息通信公司
摘要: 本发明涉及半导体领域,尤其涉及一种串并转换电路、芯片、电子设备及串并转换方法。该电路包括:时钟数据对齐电路、移位电路以及采样电路;其中,时钟数据对齐电路的补偿时钟输出端与移位电路连接,时钟数据对齐电路的数据输入端与移位电路的数据输入端连接,采样电路与移位电路的输出端连接;时钟数据对齐电路,用于对时钟进行补偿,以使补偿时钟输出端的补偿时钟与数据输入信号对齐;移位电路,用于在补偿时钟与数据输入信号对齐后,采用补偿时钟对数据输入信号进行串行移位处理,以在移位电路的输出端输出移位后的串行数据信号;采样电路,用于对移位后的串行数据信号进行并行采样,以得到并行数据信号。本发明能够节约电路成本。
-
公开(公告)号:CN117851319A
公开(公告)日:2024-04-09
申请号:CN202410260385.9
申请日:2024-03-07
申请人: 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网山东省电力公司信息通信公司
摘要: 本发明涉及半导体领域,尤其涉及一种串并转换电路、芯片、电子设备及串并转换方法。该电路包括:时钟数据对齐电路、移位电路以及采样电路;其中,时钟数据对齐电路的补偿时钟输出端与移位电路连接,时钟数据对齐电路的数据输入端与移位电路的数据输入端连接,采样电路与移位电路的输出端连接;时钟数据对齐电路,用于对时钟进行补偿,以使补偿时钟输出端的补偿时钟与数据输入信号对齐;移位电路,用于在补偿时钟与数据输入信号对齐后,采用补偿时钟对数据输入信号进行串行移位处理,以在移位电路的输出端输出移位后的串行数据信号;采样电路,用于对移位后的串行数据信号进行并行采样,以得到并行数据信号。本发明能够节约电路成本。
-
公开(公告)号:CN114397999B
公开(公告)日:2024-08-02
申请号:CN202111415577.5
申请日:2021-11-25
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
摘要: 本发明实施例提供一种基于非易失内存接口‑远程处理消息传递NVMe‑over‑RPMsg的通信方法、装置及设备,属于计算机技术领域。用于在异构多核系统级芯片上虚拟化远程存储系统,NVMe‑over‑RPMsg包括:来宾操作系统和远程操作系统,所述通信方法包括:使所述来宾操作系统识别所述远程操作系统为NVMe‑over‑RPMsg的目的端;在所述来宾操作系统上通过定制的非易失内存接口驱动器,将所述NVMe‑over‑RPMsg目的端封装成NVMe SSD,其中所述来宾操作系统包括NVMe‑over‑RPMsg的前端;将从所述来宾操作系统发送的非易失内存接口命令发送到所述NVMe‑over‑RPMsg的目的端的仿真NVMe SSD控制器;使所述NVMe‑over‑RPMSG的前端和所述NVMe‑over‑RPMSG的目的端通过RPMsg通道相互通信。该通信方法消除高开销的系统调用并减少长I/O堆栈,同时提高随机读/写吞吐量。
-
公开(公告)号:CN114116024B
公开(公告)日:2024-01-30
申请号:CN202111155022.1
申请日:2021-09-29
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网北京市电力公司 , 国家电网有限公司
IPC分类号: G06F9/4401
摘要: 本发明实施例提供一种面向嵌入式操作系统的外设驱动处理方法、虚拟机及系统,属于嵌入式操作系统技术领域,解决了现有技术中各种外设设备驱动之间耦合性较高,当驱动程序出现问题时,易导致操作系统崩溃的问题。所述方法包括:获取待处理信息,所述待处理信息中包括信息订阅者的标识;根据所述标识,将所述待处理信息发送至对应的信息订阅者。本发明实施例适用于嵌入式操作系统中的外设驱动处理过程。
-
公开(公告)号:CN116185938A
公开(公告)日:2023-05-30
申请号:CN202310102452.X
申请日:2023-01-28
申请人: 北京智芯微电子科技有限公司 , 南瑞集团有限公司 , 国网山东省电力公司 , 国家电网有限公司
IPC分类号: G06F15/173 , G06F15/78 , G06F9/50
摘要: 本申请公开了一种多核异构系统及其交互方法,该方法中控制器在接收到多个第一处理器发送的多个第一交互信号后,能够向多个目标电路中的每个目标电路发送对应的至少一个目标第一交互信号。由此使得多个目标电路并行处理接收到的目标第一交互信号,从而提高了多核异构系统交互的效率。
-
公开(公告)号:CN116184912A
公开(公告)日:2023-05-30
申请号:CN202310273319.0
申请日:2023-03-20
申请人: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: G05B19/042
摘要: 本公开涉及电路技术领域,具体涉及一种带时间窗的看门狗电路、芯片及电子装置,所述电路包括:时间窗上限检测模块用于响应于喂狗信号的周期大于或等于时间窗上限,通过时间窗上限检测模块的第二端输出第一检测信号;时间窗下限检测模块用于响应于喂狗信号的周期小于或等于时间窗下限,通过时间窗下限检测模块的第二端输出第二检测信号;复位信号生成模块用于根据第一检测信号和第二检测信号生成逻辑值为0、且复位时长为目标时长的复位信号。在保证监控MCU的运行情况的前提下,可以根据实际需求,配置看门狗电路所产生的复位信号的复位时长和时间窗大小,进而提高了看门狗电路的应用灵活性,且使用范围较为广泛。
-
公开(公告)号:CN116028422A
公开(公告)日:2023-04-28
申请号:CN202310107157.3
申请日:2023-02-14
申请人: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC分类号: G06F15/163 , G06F9/54
摘要: 本发明实施例提供一种异构多核系统及其核间通信方法、芯片和存储介质,属于嵌入式技术领域。异构多核系统包括发送核、接收核和关联于发送核及接收核之间的至少一个内存块,其中内存块被配置有用于存储实时性消息的实时消息区和用于存储非实时性消息的非实时消息区,且核间通信方法包括针对所述发送核:响应于实时性消息被存储至实时消息区而即时生成并向接收核发送中断通知;以及响应于非实时性消息被存储于非实时消息区,基于非实时消息区的存储状态而生成并向接收核发送中断通知。本发明的核间通信方法能够根据消息的实时性进行分类处理,对于实时性高的消息的即时响应,同时对于实时性低的消息延时处理,避免频繁处理操作,减少CPU的负担。
-
公开(公告)号:CN115373767B
公开(公告)日:2023-01-20
申请号:CN202211304456.8
申请日:2022-10-24
申请人: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
摘要: 本公开涉及计算机技术领域,具体涉及一种程序执行方法、装置、电子设备和可读存储介质,所述程序执行方法包括:在root用户中为非root用户创建专用地址,并在专用地址中创建专用地址文件,所述专用地址文件包括所述非root用户的权限信息;在专用地址接收所述非root用户发送的第一消息,所述第一消息中包含第一待执行程序的操作信息;在确定第一消息中包含的操作信息与专用地址文件中的权限信息匹配时,发送第二消息至所述非root用户;在专用地址接收所述非root用户发送的第一待执行程序,将第一待执行程序转换为第二待执行程序;执行第二待执行程序并返回第三消息至所述非root用户,以提高系统安全性。
-
公开(公告)号:CN115543443A
公开(公告)日:2022-12-30
申请号:CN202211301981.4
申请日:2022-10-24
申请人: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司信息通信分公司 , 国家电网有限公司
摘要: 本发明公开了一种向量指令执行方法、处理器、计算机设备及存储介质。通过向量指令锁定机制,向量指令被第二流水线接收后设置为锁定状态。向量指令标识随第一流水线流到写回级时解除向量指令的锁定状态;向量指令的顺序在第二流水线内部维护;第二流水线在向量指令的执行过程中,若处于锁定状态的所述向量指令没有被解锁,不能将执行结果写入向量寄存器,等待锁定解除后进行向量寄存器的写操作;从而确保向量指令的写回操作晚于向量指令前面的非向量指令的写回操作,从而在高效的执行向量扩展指令集V中的向量指令的同时,防止主流水线被陷阱事件打断而向量指令超前更新向量寄存器导致的程序一致性问题。
-
-
-
-
-
-
-
-
-