芯片验证的系统架构、方法、装置、设备、介质及芯片

    公开(公告)号:CN115905029A

    公开(公告)日:2023-04-04

    申请号:CN202310120770.9

    申请日:2023-02-16

    IPC分类号: G06F11/36

    摘要: 本公开涉及芯片测试技术领域,具体涉及公开了一种芯片验证的系统架构、方法、装置、设备、介质及芯片,该系统架构包括:上位机和芯片验证板,其中:上位机驱动层向验证板驱动层发送封装的测试指令;上位机协议层实现对上位机驱动层发送的测试指令按照预定协议进行封装;上位机表示层实现测试指令的获取;验证板驱动层实现芯片验证板的串口收发操作;验证板协议层实现对验证板驱动层收到的封装的测试指令按照预定协议进行解封装操作;验证板表示层根据该测试指令实现芯片验证板的验证流程;上位机协议层和验证板协议层由同一套底层代码编译而成。该技术方案可以减小开发人员的工作效率,方便软件系统的维护,主要用于芯片的验证。

    多核处理器数据共享控制方法、装置、存储模块及芯片

    公开(公告)号:CN117609114A

    公开(公告)日:2024-02-27

    申请号:CN202311499211.X

    申请日:2023-11-10

    IPC分类号: G06F12/14 G06F12/02

    摘要: 本发明公开了一种多核处理器数据共享控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在发出请求的处理器单元与请求访问的子存储空间相匹配的情况下,发出请求的处理器单元能够直接访问请求访问的子存储空间。主处理器单元用于设置每一个处理器单元的访问权限。每一个处理器单元可以通过主处理器单元更改访问权限,使得每一个处理器单元可以访问任意一个子存储空间,提高了处理器单元对子存储空间的访问效率,也就提高了第二单元对第一单元的访问效率。

    频率偏差的确定方法、实时时钟的补偿方法及其系统

    公开(公告)号:CN116501131B

    公开(公告)日:2023-12-05

    申请号:CN202310762998.8

    申请日:2023-06-27

    IPC分类号: G06F1/14

    摘要: 本发明涉及芯片技术领域,公开了一种频率偏差的确定方法、实时时钟的补偿方法及其系统。所述确定方法包括:根据芯片的晶振的多个温度采样点、在所述多个温度采样点下的多个频率偏差以及目标插值阶数,确定预设插值的相应系数,其中,所述多个温度采样点的数目同所述目标插值阶数与所述预设插值相关联;根据所述芯片的晶振的实时温度以及所述多个温度采样点,确定所述预设插值的分项数据;以及根据所述预设插值的相应系数与分项数据,确定所述芯片的晶振随温度变化的频率偏差。本发明可根据芯片不同应用场景对实时时钟的精度要求,灵活的设置预设插值的阶数,极大的优化了计算,提升了计算的效率和速度,节省了芯片的功耗和面积。

    多核处理器数据共享控制方法、装置、存储模块及芯片

    公开(公告)号:CN117609114B

    公开(公告)日:2024-09-03

    申请号:CN202311499211.X

    申请日:2023-11-10

    IPC分类号: G06F12/14 G06F12/02

    摘要: 本发明公开了一种多核处理器数据共享控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在发出请求的处理器单元与请求访问的子存储空间相匹配的情况下,发出请求的处理器单元能够直接访问请求访问的子存储空间。主处理器单元用于设置每一个处理器单元的访问权限。每一个处理器单元可以通过主处理器单元更改访问权限,使得每一个处理器单元可以访问任意一个子存储空间,提高了处理器单元对子存储空间的访问效率,也就提高了第二单元对第一单元的访问效率。

    锁相环的频率锁定控制方法、频率锁定电路及芯片

    公开(公告)号:CN116865747A

    公开(公告)日:2023-10-10

    申请号:CN202310886377.0

    申请日:2023-07-18

    IPC分类号: H03L7/07 H03L7/095

    摘要: 本申请公开了一种锁相环的频率锁定控制方法、频率锁定电路及芯片,该频率锁定控制电路在检测到频率锁定环路处于锁定状态时,控制频率锁定环路基于第一死区宽度处于断开状态。由于第一死区宽度大于参考时钟信号与分频时钟信号的相位差,因此可以有效确保欠采样锁相环路进行频率锁定的过程中,以及欠采样锁相环处于锁定状态后,该频率锁定环路一直保持断开状态。由此可以有效避免出现频率锁定环路和欠采样锁相环路来回切换的问题,避免输出频率震荡的现象,同时,提高了芯片的时钟精度,进而提高了芯片的性能和可靠性。

    一种芯片生产发行管理方法和系统

    公开(公告)号:CN106920023B

    公开(公告)日:2021-04-23

    申请号:CN201511001320.X

    申请日:2015-12-28

    IPC分类号: G06Q10/06

    摘要: 本发明公开了一种芯片生产发行管理方法和系统,其中,该方法包括:接收登录用户从外部来源导入的生产不同芯片所需的清单文件和程序动态库文件,并存储到数据库中,所需清单文件包括芯片的发行参数;接收用户输入的生产不同芯片所需设备的配置信息,生成生产设备配置信息并存储到数据库中;根据用户输入的芯片编号,从数据库中获取该编号芯片对应的发行参数、发行动态库文件、生产设备配置信息;向生产发行设备发出启动指令,指示所述生产发行设备根据所述对应的发行参数、发行动态库文件、生产设备配置信息进行生产发行操作。本发明的芯片生产发行管理方法和系统,简化了芯片生产发行环节的管理流程,提高了芯片生产发行管理的工作效率。

    断路器的控制系统、方法及断路器装置、存储介质、芯片

    公开(公告)号:CN116865217A

    公开(公告)日:2023-10-10

    申请号:CN202310791655.4

    申请日:2023-06-29

    IPC分类号: H02H7/26 H02H3/52 H02J13/00

    摘要: 本发明公开了一种断路器的控制系统、方法及断路器装置、存储介质、芯片,系统包括:采集装置,用于采集断路器所在电力系统的电压数据和电流数据;电能计量芯片,与采集装置连接,用于根据电压数据和电流数据计算谐波数据;控制器,与电能计量芯片连接,用于在根据谐波数据确定电压谐振、电流谐振中的至少一者产生时,控制断路器跳闸。该系统解决了断路器不能实现谐振保护功能的难题,其利用控制器加上具备实时谐波测量功能计量芯片实现复杂的谐波计算和谐振保护算法,极大地降低了谐振保护断路器的生产成本,提高了谐振保护断路器的性能以及保护的实时性和有效性。

    频率偏差的确定方法、实时时钟的补偿方法及其系统

    公开(公告)号:CN116501131A

    公开(公告)日:2023-07-28

    申请号:CN202310762998.8

    申请日:2023-06-27

    IPC分类号: G06F1/14

    摘要: 本发明涉及芯片技术领域,公开了一种频率偏差的确定方法、实时时钟的补偿方法及其系统。所述确定方法包括:根据芯片的晶振的多个温度采样点、在所述多个温度采样点下的多个频率偏差以及目标插值阶数,确定预设插值的相应系数,其中,所述多个温度采样点的数目同所述目标插值阶数与所述预设插值相关联;根据所述芯片的晶振的实时温度以及所述多个温度采样点,确定所述预设插值的分项数据;以及根据所述预设插值的相应系数与分项数据,确定所述芯片的晶振随温度变化的频率偏差。本发明可根据芯片不同应用场景对实时时钟的精度要求,灵活的设置预设插值的阶数,极大的优化了计算,提升了计算的效率和速度,节省了芯片的功耗和面积。

    一种芯片研发系统及方法

    公开(公告)号:CN106934506A

    公开(公告)日:2017-07-07

    申请号:CN201511017283.1

    申请日:2015-12-29

    IPC分类号: G06Q10/06 G06Q50/04

    摘要: 本发明公开了一种芯片研发系统及方法,其中,该系统包括:项目创建模块,用于创建芯片研发项目并分配参与人员,确定项目信息和参与人员的用户信息;权限模块,用于根据用户信息分别为参与人员分配相应的用户权限;产品型号选择模块,用于确定芯片研发项目的所有产品选型,并获取相应的产品信息、分配产品编号;产品发布模块,用于获取第一参与人员根据产品信息开发的产品程序;测试模块,用于获取第二参与人员对产品和产品程序进行的测试结果,并记录测试结果;导出模块,用于在测试结果为测试通过时,生成并导出生产文档。该系统进行统一管理,集中控制,提高项目管控能力,提高研发管理的效率。