一种面向ECC的双域并行度可变的Montgomery模乘电路

    公开(公告)号:CN107463354B

    公开(公告)日:2020-08-21

    申请号:CN201710565871.1

    申请日:2017-07-12

    Abstract: 本发明提出了一种面向ECC(椭圆曲线密码)可伸缩串并混合并行度可变的双域Montgomery模乘电路电路,它由控制模块、Memory、寄存器组和双域流水线乘法单元组成,支持Montgomery模乘运算并行度可变,灵活的均衡Montgomery模乘运算的时间和面积开销,具有扩展性,最高可支持256bit的Montgomery模乘运算。资源约束条件下,通过降低电路模块的并行度来减少模乘的面积开销。同时可以通过增加电路的并行度来减少Montgomery模乘的运算时间。本发明可以根据使用场景灵活的在Montgomery模乘运算时间及电路面积中选择与均衡,使得采用本发明电路模块结构的ECC加密算法使用场景更加灵活。

    一种抗工艺和温度波动的极低功耗计时电路及计时方法

    公开(公告)号:CN108880509A

    公开(公告)日:2018-11-23

    申请号:CN201810407732.0

    申请日:2018-05-02

    Abstract: 本发明公开一种抗工艺和温度波动的极低功耗计时电路,包括RC环形振荡器、实时时钟晶体振荡器、采样计数电路和偏差校准电路,其中,RC环形振荡器产生理论频率值为2Hz的低频时钟信号作为计时时钟源,频率为32.768KHz的实时时钟晶体振荡器阶段性采样RC环形振荡器的2Hz时钟信号,通过采样计数电路确定RC环形振荡器的实际频率与理论值的偏差,通过偏差校准电路对计时结果校准。此种计时电路结构可替代传统RTC计时系统,实现低功耗高精度的计时电路设计。本发明还公开一种抗工艺和温度波动的极低功耗计时方法。

    面向神经网络的可重构池化操作模块结构及其实现方法

    公开(公告)号:CN108647780A

    公开(公告)日:2018-10-12

    申请号:CN201810324770.X

    申请日:2018-04-12

    Abstract: 本发明公开一种面向神经网络的可重构池化操作模块结构,包括动态配置模块和池化计算模块,所述池化计算模块用于完成池化层的计算过程,在动态配置模块的作用下,实现不同的池化方法,并且动态地配置池化操作的计算规模;当前输入队列在上一次计算之后从数据存储器中读取,结果通过输出队列传输到数据存储器。本发明还公开一种面向神经网络的可重构池化操作模块结构的实现方法,通过外部控制信号,动态配置模块的各个单元实现对池化计算模块的控制,根据各单元发出的控制信号,计算模块进行相应的计算操作并给出精确的输出结果。此种技术方案不仅可以降低计算过程的复杂度和时间,同时减少功耗,而且提高了计算的灵活性和单元利用率。

    一种可重构系统的动态精度仿真控制器及方法

    公开(公告)号:CN107608234A

    公开(公告)日:2018-01-19

    申请号:CN201710854352.7

    申请日:2017-09-20

    Abstract: 本发明公开了一种可重构系统的动态精度仿真控制器及方法,包括可重构系统、动态精度控制器、可重构配置接口、配置总线、流水总线、可重构系统输入输出端口;所述可重构系统以模块为单位,其输入端接配置总线,输出端接流水总线;所述可重构配置接口用于实现对可重构系统的配置信息切换与动态精度控制器的使能与配置信息切换;所述动态精度控制器用于实现可重构系统的模块精度可变;所述配置总线和流水总线用于实现可重构系统与外部配置信息的传递;所述可重构输入输出端口用于实现可重构系统的数据输入与可重构运算数据的输出。本发明达到了可重构系统内部动态精度可控的目的,提高了可重系统仿真的灵活性,加快了可重构系统的设计开发与验证流程。

    一种面向可重构计算阵列的算子映射系统及方法

    公开(公告)号:CN107679010B

    公开(公告)日:2020-10-23

    申请号:CN201710854329.8

    申请日:2017-09-20

    Abstract: 本发明公开了一种面向可重构计算阵列的算子映射系统及方法,包括计算流图优化模块、节点层次排序模块、节点编码模块、节点编码解释与评价模块、节点编码初始化模块、节点编码优化模块,计算流图优化模块用于对原始计算流图进行节点的组合优化;节点层次排序模块用于对节点进行分层性排序;节点编码初始化模块用于调用节点编码模块对节点进行编码,所有节点按照顺序排列的编码组成一条编码组;节点编码解释与评价模块用于输入一条编码组,输出该编码组对应的映射结果;节点编码优化模块用于对节点编码模块获得的节点的编码组进行优化,并记录历史最有价值的编码组作为最终的映射编码组。本发明能够在稳定可控的时间内获得满意的且稳定的映射效果。

    一种可重构反馈移位寄存器

    公开(公告)号:CN107402744A

    公开(公告)日:2017-11-28

    申请号:CN201710565865.6

    申请日:2017-07-12

    CPC classification number: G06F9/30134 G06F9/30007

    Abstract: 本发明公开一种可重构反馈移位寄存器,包括可配置移位寄存器模块、数据抽取模块、运算单元模块和配置信息控制模块。移位寄存器中的数据在每个时钟脉冲左移或右移一定比特数,移动的比特数受配置信息控制,移位寄存器的反馈输入为运算单元模块的输出数据;数据抽取模块可抽取移位寄存器中任意位置的连续比特位的数据,抽取位置受配置信息控制,数据抽取模块有多个并行输出端口;运算单元模块将数据抽取模块抽取的多个数据进行运算后输出到移位寄存器,输出数据的位宽和运算过程受配置信息控制。本发明具有时移步长可配置、数据抽取位置可配置的优点,可以重构实现多种时移步长、数据抽取位置不同的流密码算法,大大提高了流密码算法实现的灵活性。

    面向神经网络的可重构池化操作模块结构及其实现方法

    公开(公告)号:CN108647780B

    公开(公告)日:2021-11-23

    申请号:CN201810324770.X

    申请日:2018-04-12

    Abstract: 本发明公开一种面向神经网络的可重构池化操作模块结构,包括动态配置模块和池化计算模块,所述池化计算模块用于完成池化层的计算过程,在动态配置模块的作用下,实现不同的池化方法,并且动态地配置池化操作的计算规模;当前输入队列在上一次计算之后从数据存储器中读取,结果通过输出队列传输到数据存储器。本发明还公开一种面向神经网络的可重构池化操作模块结构的实现方法,通过外部控制信号,动态配置模块的各个单元实现对池化计算模块的控制,根据各单元发出的控制信号,计算模块进行相应的计算操作并给出精确的输出结果。此种技术方案不仅可以降低计算过程的复杂度和时间,同时减少功耗,而且提高了计算的灵活性和单元利用率。

    面向深度神经网络加速器应用的近似计算系统

    公开(公告)号:CN108921292A

    公开(公告)日:2018-11-30

    申请号:CN201810409591.6

    申请日:2018-05-02

    Abstract: 本发明公开一种面向深度神经网络加速器应用的近似计算系统,包括:片上分布式静态随机存取存储器:存放压缩后的权重;控制单元和霍夫曼解码器:对配置单元中的编码进行解码操作,控制单元将数据分配到处理单元阵列。首“1”探测电路:探测输入数据的首“1”位置;处理单元阵列:实现权重和输入数据的乘加操作。此种技术方案可解决加速器中运算速度慢、运算量复杂、无法实现高性能高运算速率的问题,达到了深度神经网络加速器的高性能、高能效以及高运算速率的设计优点。

    一种面向可重构计算阵列的算子映射系统及方法

    公开(公告)号:CN107679010A

    公开(公告)日:2018-02-09

    申请号:CN201710854329.8

    申请日:2017-09-20

    CPC classification number: G06F15/7871

    Abstract: 本发明公开了一种面向可重构计算阵列的算子映射系统及方法,包括计算流图优化模块、节点层次排序模块、节点编码模块、节点编码解释与评价模块、节点编码初始化模块、节点编码优化模块,计算流图优化模块用于对原始计算流图进行节点的组合优化;节点层次排序模块用于对节点进行分层性排序;节点编码初始化模块用于调用节点编码模块对节点进行编码,所有节点按照顺序排列的编码组成一条编码组;节点编码解释与评价模块用于输入一条编码组,输出该编码组对应的映射结果;节点编码优化模块用于对节点编码模块获得的节点的编码组进行优化,并记录历史最有价值的编码组作为最终的映射编码组。本发明能够在稳定可控的时间内获得满意的且稳定的映射效果。

Patent Agency Ranking